密钥扩展模块的接口如图4.4。clk为系统时钟,kld为输入的加载信号,key为输入的128位密钥数据,wo_0, wo_1, wo_2, wo_3分别为输出的密钥列
上传时间: 2014-01-14
上传用户:royzhangsz
0237、12864-12 LCD模块与射频SoC nRF9E5的串行接口设计
标签:
上传时间: 2014-04-09
上传用户:kristycreasy
展讯短信模块接口介绍
上传时间: 2016-09-06
上传用户:lycaon
电源模块 BOOST主回路BUCK主回路设计,原理图和PCB电源模块 BOOST主回路BUCK主回路设计,原理图和PCB
标签: 电源模块
上传时间: 2021-11-17
上传用户:
7寸RGB接口电容触摸屏GT911模块软硬件技术资料+STM32单片机软件工程源码:1-原理图_尺寸图_封装库2-配套程序3-参考资料5_7寸液晶屏与各开发板的接线方式.xls关于触摸相关程序说明.pdf7.0-11SPEC(STD-TN92).pdfgt91x编程指南.pdf其他电容触控芯片GT911_数据手册2013.pdf触摸屏主机端调试指南.pdf
上传时间: 2021-12-08
上传用户:
ZLG9021P0蓝牙模块 最小系统接口板ALTIUM设计硬件原理图+PCB文件,硬件2层板设计,大小为27mmx22mm,ALTIUM设计的工程文件,包括完整的原理图和PCB文件,已测试验证,可以做为你的设计参考。主要器件型号列表:Library Component Count : 7Name Description----------------------------------------------------------------------------------------------------CAP1 C1608X7R1H104KT000N,0603,TDK,0.1uF,X7R,±10%,50V,CON5 ConnectorCON6 ConnectorLED1 0603QGC,SMD,BRIGHT,绿色,RES2 RN731JTTD1002B10,0603,KOA,10KΩ,±1%,1/10W,ZLG52810P0-1-TC ZLG52810P0-1-TC,Rev.A,,L2,0.8*117*63,F4-170,IG,1@24
上传时间: 2021-12-15
上传用户:
STM32F030C8T6 单片机+DM9051以太网RJ45模块ALTIUM设计硬件原理图+PCB+封装库文件,采用4层板设计,板子大小为5046x28mm,双面布局布线,包括完整的原理图和PCB文件,可以用Altium Designer(AD)软件打开或修改,可作为你产品设计的参考。DM9051NP SPI接口网卡芯片是为了方便MCU单片机系统进行以太网通信而开发出的解决方案。DM9051NP芯片是带有行业标准串列外设接口(Serial Peripheral Interface,SPI)的独立以太网控制器。DM9051NP符合IEEE 802.3 规范,它还支持以DMA 模式来传输,以实现资料传送快速。DM9051NP通过1个中断引脚和SPI接口来进行与主控制器/MCU单片机的通信,资料传输规格为10/100 M。
上传时间: 2022-01-21
上传用户:
verilog实现I2C通信的slave模块源码状态机设位计可做I2C接口的仿真模型//`timescale 1ns/1psmodule I2C_slv (input [6:0] slv_id,input RESET,input scl_i, //I2C clkinput sda_i, //I2C data ininput [7:0] I2C_RDDATA,////////////////////////output reg sda_o, //I2C data outoutput reg reg_w, //reg write enable pulse (1T of scl_i)output reg [7:0] I2C_ADDR,output reg [7:0] I2C_DATA); parameter ST_ADDR = 4'd0; parameter ST_ACK = 4'd1; parameter ST_WDATA1 = 4'd2; parameter ST_WACK1 = 4'd3; parameter ST_WDATA2 = 4'd4; parameter ST_WACK2 = 4'd5; parameter ST_WDATA3 = 4'd6; parameter ST_WACK3 = 4'd7; parameter ST_RDATA1 = 4'd8; parameter ST_RACK1 = 4'd9; parameter ST_IDLE = 4'd15;//---------------------------------------------------------------------------// Signal Declaration//--------------------------------------------------------------------------- reg i2c_start_n, i2c_stop_n; //wire RESET_scl; wire i2c_stp_n, i2c_RESET; reg [3:0] i2c_cs, i2c_ns; reg [3:0] cnt_bit; reg [7:0] d_vec; reg i2c_rd, i2c_ack; reg [7:0] I2C_RDDATA_latch;
上传时间: 2022-02-03
上传用户:
USB TPYE C接口USB转串口模块 CH340G AD设计硬件原理图+PCB+封装库文件,AD09设计的工程文件,已制板可以做为你的设计参考。
上传时间: 2022-02-10
上传用户:
低功耗蓝牙BLE主从通信模块及主透传协议
上传时间: 2022-03-26
上传用户: