虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

M2

  • 利用VHDL语言描述的5分频器(改变程序中m1,M2

    利用VHDL语言描述的5分频器(改变程序中m1,M2值,可作为任意奇数分频器)

    标签: VHDL 语言 分频器 改变

    上传时间: 2013-12-23

    上传用户:稀世之宝039

  • M2的外挂。C语言的! 可以做研究用途

    M2的外挂。C语言的! 可以做研究用途

    标签: C语言

    上传时间: 2013-12-18

    上传用户:liansi

  • 简单的M2样式

    简单的M2样式,可以了解关于Model2的一般格式

    标签:

    上传时间: 2014-01-04

    上传用户:Avoid98

  • 原版翎风(LF)引擎(M2)源码(Delphi)

    原版翎风(LF)引擎(M2)源码(Delphi)

    标签: Delphi LF M2 引擎

    上传时间: 2014-08-05

    上传用户:lepoke

  • 目前最稳定的翎风M2和配套网关程序.rar

    目前最稳定的翎风M2和配套网关程序.rar

    标签: 目前最稳定的翎风M2和配套网关程序.rar

    上传时间: 2016-02-25

    上传用户:DewAnna

  • 常模算法的FPGA实现

    常模信号是一类非常重要的信号,而专门应用于常模信号的常模算法[1]具有复杂度较低、实现起来比较简单、对阵列模型的偏差不敏感等显著的优点。因此,常模算法引起了众多学者的广泛关注。近年来,常模算法在多用户检测领域[2]的研究越来越受到诸多学者的关注。不仅如此,常模算法在其他领域也是备受瞩目,如常模算法在盲均衡以及波束形成等领域的应用也是目前研究的热点。除此之外,常模算法已经不仅仅局限在应用于常模信号,也可应用于多模信号[3]等。 本文对常模算法在多用户检测领域的应用以及FPGA[4]实现作了较多的研究工作,共分六章进行阐述。第一章为绪论,介绍了论文相关背景和本文的结构;第二章首先对常模算法作了理论分析,并改进了传统的2-2型常模算法,我们称之为M2-2CMA,它在误码率性能上有一些改善;之后在MATLAB平台上搭建了仿真平台,分析了常模算法在多用户检测中的应用;第三章研究了相关文献,简单介绍了FPGA概念及其设计流程和设计方法,并对VerilogHDL以及Quartus软件做了简要介绍;第四章则详细介绍了常模算法的FPGA实现,用一种基于统计数据的方法确定了数据位长及精度,提出了其实现的系统框图,并详细阐述了各主要模块的设计与实现,同时给出了最后的报告文件以及最高数据处理速度;第五章则在MATLAB平台和QuartuslI的基础上搭建了一个仿真平台,借助于平台分析了2-2型常模算法移植到FPGA平台后的性能,对不同的精度对系统性能的影响做了讨论,也统计了不同信噪比、多址干扰下的误码率性能。最后一章是对全文的总结和对未来的展望。

    标签: FPGA 算法

    上传时间: 2013-06-23

    上传用户:hzy5825468

  • ADIS16334安装_机械设计指南和示例

    ADIS16334是一款薄型、完全校准的MEMS惯性测量单元(IMU)。图1为该封装的顶视图,其中包括四个安装孔,配备嵌入式安装架,有助于控制附加硬件的整体高度。安装孔为M2 × 0.4 mm或2至56个机械螺丝提供了足够的间隙。

    标签: 16334 ADIS 机械 设计指南

    上传时间: 2013-11-11

    上传用户:taozhengxin

  • 基于TinyOS的CC2430 RSSI定位的设计

    为解决现Z-Stack定位程序代码量大,结构复杂等问题,提出一种基于TinyOS的CC2430定位方案。在分析TinyOS组件架构基础上,设计实现盲节点、锚节点与汇聚节点间的无线通信以及汇聚节点与PC机的串口通信。在此基础上实现PC对各锚节点RSSI(Received Signal Strength Indicator)寄存器值的正确读取,确定实验室环境下对数-常态无线传播模型的具体参数,并采用质心算法来提高定位精度。实验显示,在由四个锚节点组成的4.8×3.6 M2矩形定位区域中,通过RSSI质心定位算法求得的盲节点坐标为(2.483 1,1.018 5),实际坐标为(2.40,1.20),误差为0.199 6 m,表明较好地实现对盲节点的定位。

    标签: TinyOS 2430 RSSI CC

    上传时间: 2013-10-21

    上传用户:whymatalab2

  • Xilinx FPGA集成电路的动态老化试验

      3 FPGA设计流程   完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下:   (1)M0、M1、M2:下载配置模式选择;   (2)CLK:配置时钟信号;   (3)DONE:显示配置状态、控制器件启动;

    标签: Xilinx FPGA 集成电路 动态老化

    上传时间: 2013-11-18

    上传用户:oojj

  • 交通灯控制器实验报告--- SOC课程设计 一.实验功能 该交通灯控制器

    交通灯控制器实验报告--- SOC课程设计 一.实验功能 该交通灯控制器,能完成以下功能: ⒈ 显示交通灯的红、黄、绿的指示状态 用L1、L2、L3作为绿、黄、红灯; ⒉ 能实现正常的倒计时功能: 用M2、M1作为南北方向的倒计时显示器,显示时间为红灯55秒,绿灯30秒,黄灯15秒。 ⒊ 能实现特殊状态的功能 (1) 按S1后,能实现特殊状态功能; (2) 显示器M2M1闪烁; (3) 计数器停止计数并保持在原来的状态; (4) 显示红灯状态; (5) 特殊状态解除后能继续计数; ⒋ 能实现总体清零功能 按S2后,系统实现总清零,计数器由初始状态计数,对应状态的指示灯亮。

    标签: SOC 交通灯控制器 实验报告 实验

    上传时间: 2013-12-21

    上传用户:leehom61