8位CPU软核设计与应用研究.......
8位CPU软核设计与应用研究..........
8位CPU软核设计与应用研究..........
一款8位Turbo-51的CPU软核的设计.......
基于现场可编程门阵列的软核处理器的SD卡读写设计底层读写...
TI 的TMS320C54X的DSP的芯片软核verilog源代码,可以帮助初学者深入了解该系列DSP片内资源核结构,值得参考!...
Xilinx软核microblaze源码(VHDL)版本7.10...
本文介绍了一种基于NIOS II软核处理器实现对LCD-LQ057Q3DC02控制的新方法。在设计中利用FPGA的Altera的SOPC Builder定制NIOS II软核处理器及其与显示功能相关的...
FPGA上实现软核CPU,Nios上的函数说明详解,希望对大家有用。...
使用Verilog语言从系统的角度编写8051软核,是学习Verilog语言的重要的资料。...
随着以太网技术的不断发展,网络的传输速度已经由最初的10M发展到现在的10,000M。用可编程逻辑器件(FPGA)实现以太网控制器与其它SOC系统的互连成为当前的研究热点。本文阐述了MAC层的FPGA...
随着星载电子系统复杂度、小型化需求的提高,SoC已经成为应对未来星载电子系统设计需求的解决途径。为了简化设计流程并且提高部件的可重用性,在目前的SoC设计中引入了称之为平台的体系结构模板,用它来描述采...