虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

IO引脚

  • STL215单片机技术规格书

    功能描述STL215为8位FLASH结构单片机,内置68K字节FLASH程序空间及1.5K字节数据空间。36个双向IO口,可以直接与3.3V及5V的系统连接,仅使用SCL及SDA可以在板上下载程序及调试。内置32K带掉电记忆的空间,可以不增加24C01或类似的芯片完成记忆功能。内置由RC振荡独立运行的看门狗,即使在较大干扰的场合也能获得更稳定的运行。内置掉电复位电路,当电压低于额定电压的15%后系统复位,复位后所有IO都为高电平。所有IO口在上电时都为高电平,由STL215内部的上拉电阻拉高。RST复位脚可以用复位IC或使用由电阻及电容组成RC复位以降低成本。晶振使用的范围可从4MHz至33MHz,只需晶振及一个电容即可实现振荡,降低了成本及简化了电路。PD7至PD0没有内置上拉电阻,应用时可接地或增加上拉电阻作控制之用。PB2有遥控输入端口,内置专用的接收硬件,纠错能力更强,在没有用到遥控输入的场合可作普通IO之用。使用龙珠科技专用的AR5升级器可以从SCL及SDA下载程序及调试。SCL及SDA可与其他标准的I2C器件相连,在有I2C的应用中不需要额外使用资源即可下载程序及调试。配套用WriteAR5.exe文件,可以通过网络升级程序文件,更换及升级软件方便快捷。

    标签: STL 215 单片机技术 规格书

    上传时间: 2013-10-20

    上传用户:cc1015285075

  • C8051F040在曳引及制动性能检测系统中的应用

    基于改善电梯检测现状和电梯检测的高可靠性的考虑,设计了一套基于CAN总线的电梯曳引及制动性能检测系统。本文着重阐述了检测系统的CAN节点里比较有代表性的、利用C8051F040单片机设计的一个多功能混合信号节点的硬件和软件设计方法以及基于此节点的CAN总线系统调试方式。实际应用结果证明本检测系统的设计方法正确,具备很好的可靠性和应用前景。

    标签: C8051F040 制动性能 中的应用 检测系统

    上传时间: 2013-10-18

    上传用户:waizhang

  • AVRVI ETHERNET IO KIT单片机上网套件

    AVRVI ETHERNET IO KIT单片机上网套件

    标签: ETHERNET AVRVI KIT IO

    上传时间: 2013-11-05

    上传用户:宋桃子

  • 单片机芯片管脚

    •复习•MC68HC908JL3芯片管脚•管脚三态等重要知识点•管脚电性能•实训操作,完成实训测验02

    标签: 单片机 芯片 管脚

    上传时间: 2013-11-20

    上传用户:Zxcvbnm

  • 单片机键盘扫描之状态机实现

    单片机键盘扫描之状态机实现:在编写单片机程序的过程中,键盘作为一种人机接口的实现方式,是很常用的。而一般的实现方法大概有:1、外接键盘扫描芯片(例如8279,7279 等等),然后由该芯片来完成去抖、键值读取、中断请求等功能。然后单片机响应中断并读取键值,有的时候也可以采用轮训的方式。2、如果按键数比较少,那么可以直接将按键接到单片机的IO 口,然后各按键取逻辑或再送到单片机的中断管脚(对于51 体系),单片机响应中断后再去读取IO 口的数据。如果单片机的中断向量比较多(例如AVR 系列的单片机,每个IO都可以作为中断),那么也可以直接把各个按键接到各个具有中断功能的IO 上面。在中断处理程序中往往需要执行这样一个操作序列:延时一定时间来去抖,如果按键有效那么等待按键释放。

    标签: 单片机 键盘扫描 状态

    上传时间: 2014-12-28

    上传用户:zhang97080564

  • 同地弹现象的分析和讲解

    地弹的形成:芯片内部的地和芯片外的PCB地平面之间不可避免的会有一个小电感。这个小电感正是地弹产生的根源,同时,地弹又是与芯片的负载情况密切相关的。下面结合图介绍一下地弹现象的形成。 简单的构造如上图的一个小“场景”,芯片A为输出芯片,芯片B为接收芯片,输出端和输入端很近。输出芯片内部的CMOS等输入单元简单的等效为一个单刀双掷开关,RH和RL分别为高电平输出阻抗和低电平输出阻抗,均设为20欧。GNDA为芯片A内部的地。GNDPCB为芯片外PCB地平面。由于芯片内部的地要通过芯片内的引线和管脚才能接到GNDPCB,所以就会引入一个小电感LG,假设这个值为1nH。CR为接收端管脚电容,这个值取6pF。这个信号的频率取200MHz。虽然这个LG和CR都是很小的值,不过,通过后面的计算我们可以看到它们对信号的影响。先假设A芯片只有一个输出脚,现在Q输出高电平,接收端的CR上积累电荷。当Q输出变为低电平的时候。CR、RL、LG形成一个放电回路。自谐振周期约为490ps,频率为2GHz,Q值约为0.0065。使用EWB建一个仿真电路。(很老的一个软件,很多人已经不懈于使用了。不过我个人比较依赖它,关键是建模,模型参数建立正确的话仿真结果还是很可靠的,这个小软件帮我发现和解决过很多实际模拟电路中遇到的问题。这个软件比较小,有比较长的历史,也比较成熟,很容易上手。建议电子初入门的同学还是熟悉一下。)因为只关注下降沿,所以简单的构建下面一个电路。起初输出高电平,10纳秒后输出低电平。为方便起见,高电平输出设为3.3V,低电平是0V。(实际200M以上芯片IO电压会比较低,多采用1.5-2.5V。)

    标签:

    上传时间: 2013-10-17

    上传用户:zhishenglu

  • IO口状态切换说明.pdf

    IO口状态切换说明

    标签: IO口 状态

    上传时间: 2013-10-09

    上传用户:truth12

  • 10pin jtag接口定义

    10pin jtag接口定义 表1 Rainbow Blaster 的10PIN 母头接口定义引AS 模式 PS 模式 JTAG 模式脚 信号名 描述 信号名 描述 信号名 描述1 DCLK 时钟信号 DCLK 时钟信号 TCK 时钟信号2 GND 信号地 GND 信号地 GND 信号地3 CONF_DONE 配置完毕 CONF_DONE 配置完毕 TDO 数据来自于器件4 VCC(TRGT) 目标电源 VCC(TRGT) 目标电源 VCC(TRGT) 目标电源5 nCONFIG 配置控制 nCONFIG 配置控制 TMS JTAG 状态机控制6 nCE Cyclone 芯片使能/ /7 DATAOUT AS 数据输出 nSTATUS 配置状态 /8 nCS 串行配置器件芯片使能/ /9 ASDI AS 数据输入 DATA0 数据到器件 TDI 数据到器件10 GND 信号地 GND 信号地 GND 信号地

    标签: jtag pin 10 接口定义

    上传时间: 2014-04-02

    上传用户:lina2343

  • fpga管脚电流电压设置

    fpga管脚电流电压设置

    标签: fpga 管脚 电流 电压设置

    上传时间: 2013-11-03

    上传用户:u789u789u789

  • FPGA设计管脚分配注意点

    FPGA设计管脚分配注意点

    标签: FPGA 管脚分配

    上传时间: 2014-12-28

    上传用户:franktu