虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

INC

  • PCI系统架构(英文版)第四版

    PCI System Architecture Fourth Edition Mindshare, INC. Tom Shanley & Don Anderson Addison-Wesley Developer's Press

    标签: PCI 接口技术 系统架构

    上传时间: 2015-12-04

    上传用户:ldldldld

  • jtbc内容管理系统

    数据库的链接配置位于common/INCfiles/const.INC.php。 $db_host = '127.0.0.1'; //数据库主机地址  $db_username = 'root'; //用户名 $db_password = ''; //密码 $db_database = 'jtbc_database'; //数据库名称 数据库的创建脚本在 _mysql 目录中。 默认的管理员路径为http://您的网站地址/admin/,默认的用户名和密码都是admin。

    标签: jtbc 管理系统 php

    上传时间: 2020-05-20

    上传用户:hend9

  • Communication+Systems+Simulation

    The genesis for this book was my involvement with the development of the SystemView (now SystemVue) simulation program at Elanix, INC. Over several years of development, technical support, and seminars, several issues kept recur- ring. One common question was, “How do you simulate (such and such)?” The sec- ond set of issues was based on modern communication systems, and why particular developers did what they did. This book is an attempt to gather these issues into a single comprehensive source.

    标签: Communication Simulation Systems

    上传时间: 2020-05-26

    上传用户:shancjb

  • Introduction+to+Communication+Systems

    The genesis for this book was my involvement with the development of the SystemView (now SystemVue) simulation program at Elanix, INC. Over several years of development, technical support, and seminars, several issues kept recur- ring. One common question was, “How do you simulate (such and such)?” The sec- ond set of issues was based on modern communication systems, and why particular developers did what they did. This book is an attempt to gather these issues into a single comprehensive source.

    标签: Communication Introduction Systems to

    上传时间: 2020-05-27

    上传用户:shancjb

  • 数字信号合成技术教程

    数字信号合成技术教程,1999年 Copyright  1999 Analog Devices, INC.DDS的原理、设计、选型等

    标签: 数字信号合成

    上传时间: 2021-12-22

    上传用户:

  • AD8605/AD8606/AD8608 运算放大器DataSheet

    Precision, Low Noise, CMOS, Rail-to-Rail, Input/Output Operational Amplifiers Data Sheet AD8605/AD8606/AD8608The AD8605, AD8606, and AD86081 are single, dual, and quad rail-to-rail input and output, single-supply amplifiers. They feature very low offset voltage, low input voltage and current noise, and wide signal bandwidth. They use the Analog Devices, INC. patented DigiTrim® trimming technique, which achieves

    标签: 运算放大器

    上传时间: 2022-02-02

    上传用户:

  • FPGA开发全攻略(下册)

    FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson  产品营销经理Xilinx, INC.  brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。  由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 I/O 引脚配置或布局方案越来越困难。  但是组合运用多种智能 I/O 规划工具,能够使引脚分配过程变得更轻松。  在 PCB 上定义 FPGA 器件的 I/O 引脚布局是一项艰巨的设计挑战,即可能帮助设计快速完成,也有可能造 成设计失败。 在此过程中必须平衡 FPGA 和 PCB 两方面的要求,同时还要并行完成两者的设计。 如果仅仅针 对 PCB 或 FPGA 进行引脚布局优化,那么可能在另一方面引起设计问题。  为了解引脚分配所引起的后果,需要以可视化形式显示出 PCB 布局和 FPGA 物理器件引脚,以及内部 FPGA I/O 点和相关资源。 不幸的是,到今天为止还没有单个工具或方法能够同时满足所有这些协同设计需求。  然而,可以结合不同的技术和策略来优化引脚规划流程并积极采用 Xilinx® PinAhead 技术等新协同设计工 具来发展出一套有效的引脚分配和布局方法。 赛灵思公司在 ISE™ 软件设计套件 10.1 版中包含了 PinAhead。  赛灵思公司开发了一种规则驱动的方法。首先根据 PCB 和 FPGA 设计要求定义一套初始引脚布局,这样利 用与最终版本非常接近的引脚布局设计小组就可以尽可能早地开始各自的设计流程。 如果在设计流程的后期由 于 PCB 布线或内部 FPGA 性能问题而需要进行调整,在采用这一方法晨这些问题通常也已经局部化了,只需要 在 PCB 或 FPGA 设计中进行很小的设计修改。

    标签: FPGA开发全攻略

    上传时间: 2022-03-28

    上传用户:默默

  • LWIP的底层结构

    Lwip协议栈的实现目的,无非是要上层用来实现app的socket编程。好,我们就从socket开始。为了兼容性,lwip的socket应该也是提供标准的socket接口函数,恩,没错,在src\INC lude\lwip\socket.h文件中可以看到下面的宏定义:#if LWIP COMPAT SOCKETS#define accept(a,b,c)Iwip accept(a,b,c)#define bind(a,b,c)Iwip bind(a,b,c)#define shutdown(a,b)Iwip shutdown(a,b)#define closesocket(s)Iwip close(s)好,这个结构先不管它,接着看下get socket函数的实现【也是在src\api\socket.c文件中】,在这里我们看到这样一条语句sock =&sockets[s];很明显,返回值也是这个sock它是根据传进来的序列号在sockets数组中找到对应的元素并返回该元素的地址。好了,那么这个sockets数组是在哪里被赋值了这些元素的呢?进行到这里似乎应该从标准的socket编程的开始,也就是socket函数讲起,那我们就顺便看一下。它对应的实际实现是下面这个函数Int Iwip socket(int domain,int type,int protocol)【src\api\socket.c】这个函数根据不同的协议类型,也就是函数中的type参数,创建了一个netconn结构体的指针,接着就是用这个指针作为参数调用了alloc socket函数,下面具体看下这个函数的实现

    标签: lwip 底层结构

    上传时间: 2022-06-19

    上传用户:aben

  • SPI串行EEPROM系列中文数据手册

    说明:Microchip Technology INC.采用存储容量为1 Kb至1Mb的低电压串行电可擦除PROM(Electrically Erasable PROM,EEPROM),支持兼容串行外设接口(Serial Peripheral Interface,SPI)的串行总线架构,该系列器件支持字节级和页级功能,存储容量为512 Kb和1Mb的器件还通常与基于闪存的产品结合使用,具有扇区和芯片擦除功能。所需的总线信号为时钟输入(SCK)线、独立的数据输入(S1)线和数据输出(SO)线。通过片选(CS)输入信号控制对器件的访问。可通过保持引脚(HOLD)暂停与器件的通信。器件被暂停后,除片选信号外的所有输入信号的变化都将被忽略,允许主机响应优先级更高的中断。整个SPI兼容系列器件都具有标准的8引脚PDIP和SOIC封装,以及更高级的封装,如8引脚TSSOP,MSOP.2x3DFN,5x6 DFN和6引脚SOT-23封装形式。所有封装均为符合RoHS标准的无铅(雾锡)封装。引脚图(未按比例绘制)

    标签: spi eeprom

    上传时间: 2022-06-20

    上传用户:fliang

  • 单板电磁兼容EMC设计

    说明:原文(英语)来自Freescale Semiconductor,INC.的应用文档,作者,T.C.Lun,Applications Engineering,Microcontroller Division,Hong Kong.文档分为下列几个部分:PART 1 观EMC PART 2器件的选择及电路的设计PART 3印刷电路板layout技术附录A EMC术语表附录B 抗干扰测量标准第一部分 EMI和EMC纵览:在现代电子设计中EMI是一个主要的问题。为抗干扰,设计者婴么除掉干扰源,要么保护受影响的电路,最终的目的都是为了达到电磁兼容的目的仅仅达到电磁兼容也许还不够。虽然电路工作在板级,但它有可能对系统的共他部件辐射噪音、干扰,从而引起系统级的问题。此外,系统毅或者设备级的EMC不得不满足某些辐射标准,以便不影响其他设备。许多发达国家在电子产品上有非常严格的EMC标准。为了达到这些要求,设计者必须考虑从板极开始的EMI抑制。一个简单的EMI模型包含三个元素,如图1所示:1.EMI源2.耦合路径3.感应体

    标签: 电磁兼容 emc

    上传时间: 2022-06-20

    上传用户: