主要介绍一种基于Philips公司的MF RC500的射频识别读写器的设计:首先介绍系统的组成以及MF RC500的特性,接着给出天线的设计规范,最后给出MCU 89C52与MF RC500的接口原理图、对Mifare卡操作流程以及及读卡的程序。
上传时间: 2016-09-24
上传用户:guanliya
sd卡的程序,上面记录了SD卡的详细读卡写卡方式,适合51单片机或者其他
标签: 程序
上传时间: 2014-01-10
上传用户:海陆空653
智能家居设计八大经典电路设计八大经典电路智能硬件设计九个实用设计制作(附原理图、源代码、视频) 什么叫智能硬件?就如每个人心中都有一个佛一样,没有一个标准的定义。我说通过技 术可以替代劳动力的就叫智能硬件;他说智能硬件只是基础,需要软件的支撑,整个系统才 能算作是智能;度娘说通过软硬件结合的方式,对传统的设备进行改造,进而让其拥有智能 化的功能。给大家总结了电路城上原创的一些可以认为是智能硬件的几个制作设计,看过这 些设计之后,你对只能硬件的定义是否更加清晰了呢? 1、瑞萨电子——智能家居解决方案 瑞萨虽然是鬼子的产品,但不得不说,他们有些东西还是值得我们学习的。就说这套智能家 居的方案设计吧,它就很全面,包含了家居的所有方案,连微型的电量计模块都没放过。设 计方案、电路图,源代码也全都公布,忍不住要点个赞。 2、多功能智能宿舍改造,看的我也是醉了 前几天看新闻,几个小女生把宿舍改造成 hello Kitty 风格的,这算什么呢?看看这位同学 改造的智能宿舍,估计前面几个小女生该自惭形秽了!语音控制日光灯、电视机、空调、窗 帘自动开关,并且可以通过无线或蓝牙进行控制。最重要的一点是这套系统基于 51 单片机 的,一是性价比高,二是简单容易上手。 3、CHDS01 手持设备开发平台 先来普及什么是 CHDS01?CHDS01=最小系统开发板+12864 液晶屏+定制键盘+定制外壳 +内置电池。加入 ID 卡读卡模块就可以实现 ID 卡读取操作,并可以进行深度开发设计出 ID 卡。发卡及管理设备。另外可以用于实现温度湿度等数据采集,超声波测距,故障检测器, 设备控制器等等。
标签: 智能家居
上传时间: 2022-03-11
上传用户:kingwide
MSP430F2370+TRF7960读卡器
标签: 程序
上传时间: 2013-08-06
上传用户:nbdedu
针对城市交通中的停车难问题,课题组研制了有效的泊车管理系统,泊车手持机是泊车管理系统的重要组成部分之一,完成车辆的信息输入任务及对车辆实现有效监管。泊车手持机主要实现与泊车咪表的无线通信,读写会员车主IC卡,车牌图像的采集和提供友好的交互操作界面,并实时处理车辆的进出信息,完成泊车费用的结算。 提出了泊车手持机的硬件设计方案,详细描述了系统软件模块的设计及实现过程。系统硬件平台采用了基于ARM体系架构的S3C2440作为核心处理器,外围扩展了nRF24E1无线收发芯片、ZLG500AGT读卡模块、CMOS7620摄像头。在此硬件平台的基础上,探讨并解决了嵌入式linux系统软件平台的搭建,包括以下方面:交叉编译工具链的建立、QT的移植、Linux内核移植、文件系统制作、嵌入式数据库SQLite3的移植和GDB远程调试环境的建立。完成了处理器与无线芯片的串口程序设计,读卡设备的驱动编写,摄像模块的驱动编写以及用户界面软件的设计,实现了泊车手持机的功能。通过调试表明,系统达到了设计要求,设计方案可行并具有良好的应用前景。
上传时间: 2013-06-28
上传用户:sssl
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
按照公安部规定,我国从 2004 年开始换发第二代居民身份证,预计到 2008 年基本完成第二代居民身份证的换发工作。第二代身份证与第一代身份证最大的区别在于:它的内部嵌入了一枚指甲盖大小的非接触式 IC 芯片,该芯片内存储有姓名、性别等9项信息。本课题设计出一款基于 ARM 和 GPRS 技术的第二代身份证无线手持阅读器,该阅读器能读出第二代身份证内 IC 卡信息,并可通过 GPRS 网络将信息进行无线传输。 本文以该阅读器的设计为主线,论述的主要内容如下: 1.介绍了课题背景及意义。全国 9 亿第二代身份证的换发,必然带来各行业对阅读器的大量需求,而现有阅读器的弊端促使了对阅读器做更深入的研究。 2.介绍了相关概念及技术,包括:无线射频识别技术、ISO/IEC14443 协议、嵌入式系统、ARM、GPRS技术等。 3.详细介绍了该阅读器的硬件设计方法,并给出主要硬件模块电路原理图及其 PCB 板设计方法,同时也简单介绍了硬件的焊接和调试过程。 4.详细介绍了该阅读器的软件设计方法,包括:读卡模块驱动程序、GPRS 模块驱动程序、人机对话模块驱动程序、I/O 口驱动程序的流程图和部分代码。 5.为使该阅读器安全可靠地运行,对阅读器进行了各种功能测试,包括:读卡功能、GPRS 数据传输功能、人机接口功能。 通过功能测试,该阅读器能准确读取第二代身份证内信息并通过GPRS 网络成功将信息发送出去。该阅读器与市面上现有的阅读器相比,具有可脱机操作、无线传输、小巧灵便的优点。由于该阅读器软件采用模块化的设计方法,可以方便移植到其他非接触卡阅读器中,因此本阅读器具有非常广泛的应用前景。
上传时间: 2013-06-10
上传用户:爺的气质
特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高
上传时间: 2014-12-23
上传用户:ydd3625
特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)
上传时间: 2013-11-24
上传用户:541657925
a_bit equ 20h ;个位数存放处 b_bit equ 21h ;十位数存放处 temp equ 22h ;计数器寄存器 star: mov temp,#0 ;初始化计数器 stlop: acall display inc temp mov a,temp cjne a,#100,next ;=100重来 mov temp,#0 next: ljmp stlop ;显示子程序 display: mov a,temp ;将temp中的十六进制数转换成10进制 mov b,#10 ;10进制/10=10进制 div ab mov b_bit,a ;十位在a mov a_bit,b ;个位在b mov dptr,#numtab ;指定查表启始地址 mov r0,#4 dpl1: mov r1,#250 ;显示1000次 dplop: mov a,a_bit ;取个位数 MOVC A,@A+DPTR ;查个位数的7段代码 mov p0,a ;送出个位的7段代码
上传时间: 2013-11-06
上传用户:lx9076