信号与系统时域、频域分析及MATLAB软件的应用
上传时间: 2013-12-10
上传用户:stampede
数字信号处理实验详解及MATLAB实现源代码 实验一: 系统响应及系统稳定性 实验二: 时域采样与频域采样 实验三: 用FFT对信号作频谱分析 实验四:IIR数字滤波器设计及软件实现 实验五: FIR数字滤波器设计与软件实现 实验六: 数字信号处理在双音多频拨号系统中的应用
上传时间: 2013-11-28
上传用户:yyq123456789
经典学习文档!信号与系统——时域、频域分析及MATLAB软件的应用.
上传时间: 2014-09-07
上传用户:zuozuo1215
DFT进行频谱分析时的三种现象 1、混叠:对连续信号采样,要求连续信号是带限的,采样频率要足够高。Fs应满足Nyquist采样定理才不产生混叠。 采样前加低通滤波器防混叠 2、频谱泄漏:DFT对时域信号进行了截断(相当于采样信号乘了一个窗函数),时域的乘积相当于频域卷积,改变了原信号频谱。 改用其他窗函数(非矩形)改善泄漏。 3、栅栏现象:DFT 只给出了频谱在采样点上的取值,采样点间的频谱内容丢失。
上传时间: 2014-01-23
上传用户:stewart·
用VB实现正弦波的采集和傅里叶变换。将时域信号变化为频域信号,进而进行幅频域的分析
上传时间: 2013-12-11
上传用户:邶刖
摘 要:本文分析了在限幅噪声和高斯噪声环境下,在HFC 网中混合传输AM/ OFDM信号时的误 码特性,并与单载波AM/ QAM系统进行比较,结果表明OFDM系统由于多个子通道的稀释作用,其 抗限幅噪声性能比单载波系统好。 关键词:正交频分复用 HFC 网 限幅噪声 误码率
上传时间: 2013-12-17
上传用户:daguda
变速恒频风力发电技术因其高效性和实用性正受到越来越多的关注,有着良好的发展前景。本文致力于研究变速恒频风力发电技术,从分析其运行机理入手,比较了定桨距、变桨距和变速恒频风力发电的区别,选定双馈式变速恒频方案:它在低风速阶段主要进行变桨距调节追求最大风能捕获,高风速时通过控制双馈电机转子侧的电流,达到定子输出恒频和有功、无功的独立调节。变桨距风力机作为风能转换为机械能的设备,是风力发电系统的重要组成部分,它与风电场风能资源的匹配问题直接影响到了风力发电系统的运行特性。本文以风能理论为基础,探讨了风力机组设备的选型问题,建立起风速和风力机系统的数学模型。双馈异步电机是变速恒频风力发电系统的核心。本文分析了其基本运行特点,指出双馈发电机具有普通交流电机无法比拟的优点;研究了稳态电路和功率平衡关系,并详细推导出M-T-0坐标系下的5阶状态方程,建立起定子磁链定向矢量控制系统,实现了定子有功和无功的解耦控制,使电机控制简单化。变频器是双馈电机实现变速恒频运行的关键,本文选定了六脉波交-交变频器作为励磁电源。通过对其主电路结构、余弦交截法和触发脉冲产生原理等的进一步分析,建立起六脉波交-交变频器的数学模型,并处理了与变频器与发电机的接口问题。最后,利用Matlab6.5/Simulink5.0仿真软件,建立了系统各组成部分的仿真模型,并进行了仿真实验研究。仿真结果表明,所建模型是正确的,变速恒频风力发电系统具有良好的运行特性。
上传时间: 2013-07-14
上传用户:dsgkjgkjg
本课题是应北京奔驰--戴姆勒克莱斯勒汽车制造有限公司的要求而研究的一种射频信号源。要求能产生并发射音乐调制的射频信号,用于其车载收音机的性能和接收效果的测试,能使收音机连续搜台,并且要分多个频段对其收音机的中波段进行逐台测试。因为以前的车载收音机都是通过电缆有线连接到其收音机上,但这样往往得不到实际效果,而且使用麻烦,所以在设计系统时选择使用无线射频(调幅)信号源,这样更容易让该公司方便使用,系统中还设计了很简洁的键盘和LCD交互界面,使工人操作时很容易上手。 在考虑系统方案的过程中,我们选择了少有人涉及的丁类放大器作为首选的放大电路,并使用单片机作为控制器。单片机已经是一种很成熟的微处理器,能很方便的产生数字音乐信号。 本论文的安排如下: 首先概述数字功率放大器和射频的发展及国内外发展情况。 第2章对论文的来源及整体方案做了简要的介绍。 第3章对单片机数字部分做了详细的论述,讲述了数字信号的产生原理,分频系数的确定,以及各个硬件的具体功能。 第4章将是本文的重点,论述了数字功率放大部分的数学原理,并详细介绍了数字功放的原理。现在,数字功率放大器虽然在射频领域少有具体应用,但数字世界的发展步伐将无法停止,这就要求对原有的传统意义上的放大电路进行改进,具有一定的创新意义。 第5章对滤波网络和输出匹配网络进行了深入的理论分析和研究,并将研究应用于实际,最终得到了比较满意的现场效果。 最后一章总结了在实际研究中遇到的问题和解决方法,并对本课题的发展做了总结。
上传时间: 2013-06-18
上传用户:moonkoo7
现场可编程门阵列(FPGA)的发展已经有二十多年,从最初的1200门发展到了目前数百万门至上千万门的单片FPGA芯片。现在,FPGA已广泛地应用于通信、消费类电子和车用电子类等领域,但国内市场基本上是国外品牌的天下。 在高密度FPGA中,芯片上时钟分布质量变的越来越重要,时钟延迟和时钟偏差已成为影响系统性能的重要因素。目前,为了消除FPGA芯片内的时钟延迟,减小时钟偏差,主要有利用延时锁相环(DLL)和锁相环(PLL)两种方法,而其各自又分为数字设计和模拟设计。虽然用模拟的方法实现的DLL所占用的芯片面积更小,输出时钟的精度更高,但从功耗、锁定时间、设计难易程度以及可复用性等多方面考虑,我们更愿意采用数字的方法来实现。 本论文是以Xilinx公司Virtex-E系列FPGA为研究基础,对全数字延时锁相环(DLL)电路进行分析研究和设计,在此基础上设计出具有自主知识产权的模块电路。 本文作者在一年多的时间里,从对电路整体功能分析、逻辑电路设计、晶体管级电路设计和仿真以及最后对设计好的电路仿真分析、电路的优化等做了大量的工作,通过比较DLL与PLL、数字DLL与模拟DLL,深入的分析了全数字DLL模块电路组成结构和工作原理,设计出了符合指标要求的全数字DLL模块电路,为开发自我知识产权的FPGA奠定了坚实的基础。 本文先简要介绍FPGA及其时钟管理技术的发展,然后深入分析对比了DLL和PLL两种时钟管理方法的优劣。接着详细论述了DLL模块及各部分电路的工作原理和电路的设计考虑,给出了全数字DLL整体架构设计。最后对DLL整体电路进行整体仿真分析,验证电路功能,得出应用参数。在设计中,用Verilog-XL对部分电路进行数字仿真,Spectre对进行部分电路的模拟仿真,而电路的整体仿真工具是HSIM。 本设计采用TSMC0.18μmCMOS工艺库建模,设计出的DLL工作频率范围从25MHz到400MHz,工作电压为1.8V,工作温度为-55℃~125℃,最大抖动时间为28ps,在输入100MHz时钟时的功耗为200MW,达到了国外同类产品的相应指标。最后完成了输出电路设计,可以实现时钟占空比调节,2倍频,以及1.5、2、2.5、3、4、5、8、16时钟分频等时钟频率合成功能。
上传时间: 2013-06-10
上传用户:yd19890720
手机射频电路原理分析, 随着电路集成技术日新月异的发展,射频电路也趋向于集成化、模块化,这对于小型化移动终端的开发、应用是特别有利的。
上传时间: 2013-04-24
上传用户:axe2010