U盘SoC的设计与实现
设计和实现了U盘SoC。本系统包括USB CORE和已验证过的CPU核、Nandflash、UDC_Control等模块,模块间通过总线进行通信。其中USB CORE为本文设计的重点,用Verilog HDL语言实现,同时并为此设计搭建了功能完备的Modelsim仿真环境,进行了仿真验证。...
设计和实现了U盘SoC。本系统包括USB CORE和已验证过的CPU核、Nandflash、UDC_Control等模块,模块间通过总线进行通信。其中USB CORE为本文设计的重点,用Verilog HDL语言实现,同时并为此设计搭建了功能完备的Modelsim仿真环境,进行了仿真验证。...
基于集成电路规模与设计工艺不断发展的现状,SI问题日益突出和严重。系统介绍了SOC设计SI的概念、分类及产生基理,根据电路工程设计经验,重点阐述了在SOC设计SI的设计、优化、分析方法,介绍了利用EDA设计工具在芯片设计过程中对SI进行阻止、优化、分析的流程及方法,并对各种设计优化方法进行了利弊的对...
SoC系统设计的复杂性,要求更有效的手段来完成仿真,验证及软硬件结合等任务。SoC设计平台应运而生。本文以智原科技的SoCreative! A320设计平台为例,介绍了如何使用SoC设计平台进行快速有效的SoC开发设计...
关于SOC片上总线的文章,值得看看,尤其是写HDL代码的...
i.mx27 soc for wince 6.0...