虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

FPGA DDR3 存储管理

  • 实时电话计费系统是企业、事业单位信息管理的一个重要组成部分

    实时电话计费系统是企业、事业单位信息管理的一个重要组成部分。介绍了一种用FPGA 器件实现电话计费系统的方法, 并给出了设计框图和详细设计过程, 设计采用Verilog_HDL 硬件语言。

    标签: 电话 单位 信息管理

    上传时间: 2013-08-18

    上传用户:manking0408

  • ISD4004语音芯片的内部存储信息管理

    文章分析了ISD4004语音芯片的内部存储信息管理机制, 以具体实例介绍了录音控制过程, 实现了对语音地址的准确控制。

    标签: 4004 ISD 语音芯片 存储

    上传时间: 2013-10-24

    上传用户:wivai

  • 基于FPGA的八通道超声探伤系统设计

    文中提出了一种基于FPGA的八通道超声探伤系统设计方案。该系统利用低功耗可变增益运放和八通道ADC构成高集成度的前端放大和数据采集模块;采用FPGA和ARM作为数字信号处理的核心和人机交互的通道。为了满足探伤系统实时、高速的要求,我们采用了硬件报警,缺陷回波峰值包络存储等关键技术。此外,该系统在小型化和数字化方面有显著提高,为便携式多通道超声检测系统设计奠定基础

    标签: FPGA 八通道 超声探伤 系统设计

    上传时间: 2013-11-07

    上传用户:xaijhqx

  • JPEG2000数据压缩的FPGA实现

    高性能的数据压缩可以有效的减少数据对存储空间和通信带宽的要求,降低通信成本。为解决图像数据的高压缩性能问题,本文提出了基于JPEG2000标准的数据压缩系统的FPGA实现方案。相对于软件算法实现和其他硬件方法,采用FPGA硬件实现可降低系统复杂度提高性能。最终设计的IP核具有资源占用少,性能良好和便于扩展等优点,能够满足通信传输和照相设备等应用需求。

    标签: JPEG 2000 FPGA 数据压缩

    上传时间: 2013-12-17

    上传用户:cjl42111

  • 采用低成本FPGA实现高效的低功耗PCIe接口

      白皮书:采用低成本FPGA实现高效的低功耗PCIe接口   了解一个基于DDR3存储器控制器的真实PCI Express® (PCIe®) Gen1x4参考设计演示高效的Cyclone V FPGA怎样降低系统总成本,同时实现性能和功耗目标。点击马上下载!

    标签: FPGA PCIe 低功耗 接口

    上传时间: 2013-11-16

    上传用户:huangld

  • 基于FPGA的远距离实时传输接口设计

    为满足对弹载雷达回波信号、图像及遥测数据的高速、高容量、远距离、低功耗、高可靠性等特点的要求。地面测试台采用LVDS接口,运用FPGA对雷达获取信号数据进行处理与存储,通过USB接口将数据上传到计算机实现数据分析与实验。实验结果表明,该方案的传输速率600 MBps,很好的满足了对雷达获取信号的数据发送和接收的速度要求。

    标签: FPGA 实时传输 接口设计

    上传时间: 2013-10-17

    上传用户:1184599859

  • 基于FPGA的DDR2 SDRAM存储器用户接口设计

    使用功能强大的FPGA来实现一种DDR2 SDRAM存储器的用户接口。该用户接口是基于XILINX公司出产的DDR2 SDRAM的存储控制器,由于该公司出产的这种存储控制器具有很高的效率,使用也很广泛,可知本设计具有很大的使用前景。本设计通过采用多路高速率数据读写操作仿真验证,可知其完全可以满足时序要求,由综合结果可知其使用逻辑资源很少,运行速率很高,基本可以满足所有设计需要。

    标签: SDRAM FPGA DDR2 存储器

    上传时间: 2013-11-07

    上传用户:GavinNeko

  • 基于FPGA实时电话计费器的设计

    实时电话计费系统是企业、事业单位信息管理的一个重要组成部分。介绍了一种用FPGA器件实现电话计费系统的方法,并给出了设计框图和详细设计过程。设计采用Veriiog_HDL硬件语言。

    标签: FPGA 电话计费器

    上传时间: 2013-10-28

    上传用户:叶山豪

  • XAPP482 - MicroBlaze Platform Flash,PROM 引导加载器和用户数据存储

        本应用指南讲述一种实用的 MicroBlaze™ 系统,用于在非易失性 Platform Flash PROM 中存储软件代码、用户数据和配置数据,以简化系统设计和降低成本。另外,本应用指南还介绍一种可移植的硬件设计、一个软件设计以及在实现流程中使用的其他脚本实用工具。   简介许多 FPGA 设计都集成了使用 MicroBlaze 和 PowerPC™ 处理器的软件嵌入式系统,这些设计同时使用外部易失性存储器来执行软件代码。使用易失性存储器的系统还必须包含一个非易失性器件,用来在断电期间存储软件代码。大多数 FPGA 系统都在电路板上使用 Platform FlashPROM (在本文中称作 PROM),用于在上电时加载 FPGA 配置数据。另外,许多应用还可能使用其他非易失性器件(如 SPI Flash、Parallel Flash 或 PIC)来保存 MAC 地址等少量用户数据,因此导致系统电路板上存在大量非易失性器件。

    标签: MicroBlaze Platform Flash XAPP

    上传时间: 2013-10-13

    上传用户:hakim

  • Xilinx FPGA全局时钟资源的使用方法

    目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时钟,以达到最低的时钟抖动和延迟。 FPGA全局时钟资源一般使用全铜层工艺实现,并设计了专用时钟缓冲与驱动结构,从而使全局时钟到达芯片内部的所有可配置单元(CLB)、I/O单元 (IOB)和选择性块RAM(Block Select RAM)的时延和抖动都为最小。为了适应复杂设计的需要,Xilinx的FPGA中集成的专用时钟资源与数字延迟锁相环(DLL)的数目不断增加,最新的 Virtex II器件最多可以提供16个全局时钟输入端口和8个数字时钟管理模块(DCM)。与全局时钟资源相关的原语常用的与全局时钟资源相关的Xilinx器件原语包括:IBUFG、IBUFGDS、BUFG、BUFGP、BUFGCE、 BUFGMUX、BUFGDLL和DCM等,如图1所示。  

    标签: Xilinx FPGA 全局时钟资源

    上传时间: 2014-01-01

    上传用户:maqianfeng