虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

FD收发芯片

  • 无线识别装置

      本装置采用凌阳61单片机作为主控器,配合常用编码解码芯片PT2262/2272实现阅读器对应答器的识别,编码数据的收发控制,以及信息的存储读写功能。使用ASK调制方式的收发模块很好的实现了应答器和阅读器之间的数据传输和能量交换。应答器采用干电池供电时,具有较高的正确率,较短的识别时间和较大的耦合线圈间距。在间距D等于线圈半径R (6.8cm)时,正确率达95%,识别时间小于3秒。当应答器采用耦合线圈获得能量时,正确率不低于86%,响应时间大约3.686秒,间距在9.2cm时还能够很好的工作。并能够完成对应答器存储芯片的读写功能。另外可以显示存储器内的信息,接收信息可以语音提示。

    标签: 无线识别 装置

    上传时间: 2013-12-10

    上传用户:xiaodu1124

  • HH千兆多光多电外置电源光纤收发器

    产品说明: 是 1000M自适应以太网外置电源光纤收发器,可以将 10/100BASE-TX的双绞线电信号和1000BASE-LX的光信号相互转换。它将网络的传输距离的极限从铜线的100 米扩展到224/550m(多模光纤)、100公里(单模光纤)。可简便地实现 HUB、SWITCH、服务器、终端机与远距离终端机之间的互连。HH-GE-200 系列以太网光纤收发器即插即用,即可单机使用,也可多机集成于同一机箱内使用。

    标签: 光纤收发器 外置电源

    上传时间: 2013-12-22

    上传用户:哈哈haha

  • 射频电路与芯片设计要点_李缉熙

    重点讨论芯片级和PCB级射频电路设计和测试中经常遇到的阻抗匹配、接地、单端到差分转换、容差分析、噪声与增益和灵敏度、非线性和杂散波等关键问题。

    标签: 射频电路 芯片设计

    上传时间: 2013-10-30

    上传用户:924484786

  • 基于机器视觉的芯片成型分离视觉检测系统的研究

    摘要:芯片引脚是否合格,是成型分离制程检测的关键.针对这一问题,应用机器视觉和机器自动化技术,研制出实现成型分离制程芯片检测自动化的检测系统.实验测试表明,该设备具有较高的检测精度和检测速度,能够满足生产需要.关键词:成型分离'机器视觉'自动化检测

    标签: 机器视觉 分离 芯片

    上传时间: 2013-10-09

    上传用户:完玛才让

  • C8051F同时实现AD和串口收发的程序

    C8051F同时实现AD和串口收发的程序。

    标签: C8051F 串口 收发 程序

    上传时间: 2013-11-08

    上传用户:fdmpy

  • NRF24L01无线收发的ARM程序

    基于ARM的nRF24L01的无线收发程序

    标签: NRF 24L L01 ARM

    上传时间: 2013-12-20

    上传用户:31633073

  • 基于51单片机的红外收发源程序

    基于51单片机的红外收发源程序

    标签: 51单片机 红外 收发 源程序

    上传时间: 2013-10-21

    上传用户:daguogai

  • 74HC595串入并出芯片应用

    单片机C语言程序设计实训-基于8051+Proteus仿真:74HC595串入并出芯片应用。代码齐全,可以举一反三!

    标签: Proteus 8051 595 74

    上传时间: 2014-03-23

    上传用户:ukuk

  • 6.2.3 ALTERA芯片配置电路设计

    6.2.3 ALTERA芯片配置电路设计。

    标签: ALTERA 芯片 配置电路

    上传时间: 2013-10-31

    上传用户:cainaifa

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

      Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。   UltraScale架构的突破包括:   • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50%   • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量   • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈   • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代   • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽   • 显著增强DSP与包处理性能   赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。

    标签: UltraScale Xilinx 架构

    上传时间: 2013-12-23

    上传用户:小儒尼尼奥