虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

DSP 仿真

  • :介绍了一种基于数字信号处理器(DSP)的移相调频(Phase-Shifted and Frequency-Varied

    :介绍了一种基于数字信号处理器(DSP)的移相调频(Phase-Shifted and Frequency-Varied,PSFV)PWM控制 逆变电源,给出了主电路拓扑结构,分析了其控制原理并设计了其控制程序流程图。新颖的PSFV 控制能够实现输出 电压90%的调整率,输出电流波动小于单纯移相调功PWM方式,并在轻载时保持连续。功率开关器件零电压零电流 通断(Zero-Voltage-Zero-Current Switching,ZVZCS)软开关的实现,有利于进一步提高开关频率和降低开关损耗。采用 高性能的专用DSP 芯片TMS320F2812 实现了系统的数字控制,满足了系统控制的灵活性和实时性,减小了系统的 体积和生产成本。仿真分析和实验结果证明了此控制模式的可行性与合理性。

    标签: Frequency-Varied Phase-Shifted DSP and

    上传时间: 2013-12-04

    上传用户:kristycreasy

  • 现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I

    现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。

    标签: DSP 全数字 通信系统 VL

    上传时间: 2016-06-15

    上传用户:qwe1234

  • 现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I

    现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。

    标签: DSP 全数字 通信系统 VL

    上传时间: 2014-01-17

    上传用户:Breathe0125

  • 现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I

    现代通信越来越依靠全数字处理技术, 通信系统中的全数字调制解调意味着发射机 及接收机将全部采用数字信号处理(DSP) 算法, 从而整个通信系统就可以用DSP 芯片或超 大规模集成电路(VL S I) 器件来实现。对全数字BPSK 调制解调系统采用计算机仿真的方法 进行研究能清楚地了解通信系统中所运用的数字信号处理技术, 包括信息源、发送和接收 滤波器、内插器以及判决器等全部采用数字信号处理算法来实现。文章给出了BPSK 调制 解调系统各个模块的算法和结构, 运用MA TLAB 软件进行了仿真, 得出了各个部分的时域 和频域波形图, 系统仿真的设计方法对Q PSK、16QAM 等全数字调制解调系统的硬件实现 具有实际的指导意义。

    标签: DSP 全数字 通信系统 VL

    上传时间: 2013-12-10

    上传用户:wlcaption

  • 分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点

    分析了MATLAB/Simulink 中DSP Builder 模块库在FPGA 设计中优点, 然后结合FSK 信号的产生原理,给出了如何利用DSP Builder 模块库建立FSK 信号发生器模 型,以及对FSK 信号发生器模型进行算法级仿真和生成VHDL 语言的方法,并在modelsim 中对FSK 信号发生器进行RTL 级仿真,最后介绍了在FPGA 芯片中实现FSK 信号发生器的设 计方法。

    标签: Simulink Builder MATLAB FPGA

    上传时间: 2013-11-29

    上传用户:熊少锋

  • J T AG 接口插座与DSP芯片的距离:为了保证JTAG信号不受干扰

    J T AG 接口插座与DSP芯片的距离:为了保证JTAG信号不受干扰,需 要注意两者之间的距离不超过六英寸(15甲24厘米),超过这个距离,就需要在中 间加缓冲芯片。本设计中使用了244作为缓冲芯片,但其原因不是由于器件之间 距离过长,而是考虑到仿真器工作在5V电压,DSP引脚为3.3V,为了电平兼容 性而进行的电压转换功能。

    标签: JTAG DSP AG 接口

    上传时间: 2013-12-18

    上传用户:fnhhs

  • 论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程

    论文设计了基于高性能通用DSP TMS320C64x的HDTV视频解码程序。该解码 程序针对C64的特殊架构做了多方面的优化。特别是对变长解码、IDCT和运动 补偿三个关键模块人工编写了汇编语言程序、调整了流水线操作。经过优化,显 著提高了解码效率。通过软件仿真可以得出如下重要结论:1)进行人工汇编优 化之后的程序效率相比于仅仅采用C语言优化之后的程序效率提高了将近七倍; 2)人工汇编优化之后,对标准清晰度视频进行实时解码时要求的时钟频率仅为 228.8MHz;3)对高清晰度视频进行实时解码时要求的时钟频率在1GHz左右。这 项研究对使用通用DSP实现高清晰度电视视频解码乃至实现整个信源解码器有 重要的价值,推动了通用DSP在消费电子领域多媒体技术方面的应用。 该文讨论了如何使用Matlab 的Complier 将*.m函数编译为动态链接库DLL, 提供给VC++ 调用的方法, 提供了一种VC++与Matlab 混合编程的快速实现。

    标签: C64 320C HDTV IDCT

    上传时间: 2013-12-30

    上传用户:xiaodu1124

  • 做DSP最应该懂得157个问题(回答) 四.5V/3.3V如何混接? TI DSP的发展同集成电路的发展一样

    做DSP最应该懂得157个问题(回答) 四.5V/3.3V如何混接? TI DSP的发展同集成电路的发展一样,新的DSP都是3.3V的,但目前还有许多外围电路是5V的,因此在DSP系统中,经常有5V和3.3V的DSP混接问题。在这些系统中,应注意: 1)DSP输出给5V的电路(如D/A),无需加任何缓冲电路,可以直接连接。 2)DSP输入5V的信号(如A/D),由于输入信号的电压>4V,超过了DSP的电源电压,DSP的外部信号没有保护电路,需要加缓冲,如74LVC245等,将5V信号变换成3.3V的信号。 3)仿真器的JTAG口的信号也必须为3.3V,否则有可能损坏DSP。 五.为什么要片内RAM大的DSP效率高?

    标签: DSP 157 3.3 发展

    上传时间: 2016-08-29

    上传用户:佳期如梦

  • gsm的物理层仿真实现

    gsm的物理层仿真实现,仿真的目的不仅仅在于检查DSP程序实现的错误与否,还通过MATLAB制作相应的码表

    标签: gsm 物理层 仿真实现

    上传时间: 2013-12-03

    上传用户:songnanhua

  • 卷积码编码及其维特比译码的C54x Simulator仿真试验及matlab实现

    卷积码编码及其维特比译码的C54x Simulator仿真试验及matlab实现,dsp汇编语言和matlab编程都有

    标签: Simulator matlab C54x 卷积码

    上传时间: 2014-09-06

    上传用户:zmy123