keil mdk 的S3C2440工程模板 适用于在keil下调试s3c2440
上传时间: 2016-12-07
上传用户:2467478207
MATLAB实验的使用模板,供初学者学习和使用
上传时间: 2016-12-07
上传用户:sssl
TI DSP 281x 工程模板,希望对大家有用,
上传时间: 2016-12-09
上传用户:youke111
该程序用于实验演示模板上的8个LED的循环显示
上传时间: 2016-12-10
上传用户:txfyddz
这是一个测试java jdbc数据库编程的标准程序模板,希望能对java学习者有用。
上传时间: 2014-01-21
上传用户:zuozuo1215
很好的51单片机仿真模板。
上传时间: 2014-01-03
上传用户:exxxds
小票样式打印模板设计,和管家婆的pos收银系统小票样式设计差不多
上传时间: 2016-12-13
上传用户:SimonQQ
周立功ARM7开发模板。ADS下使用,事半功倍。
上传时间: 2013-12-19
上传用户:123啊
vxworks字符型驱动的模板,可以作为编写字符型驱动的参考
上传时间: 2013-12-18
上传用户:佳期如梦
DDR SDRAM控制器的VHDL源代码,含详细设计文档。 The DDR, DCM, and SelectI/O™ features in the Virtex™ -II architecture make it the perfect choice for implementing a controller of a Double Data Rate (DDR) SDRAM. The Digital Clock Manager (DCM) provides the required Delay Locked Loop (DLL), Digital Phase Shift (DPS), and Digital Frequency Synthesis (DFS) functions. This application note describes a controller design for a 16-bit DDR SDRAM. The application note and reference design are enhanced versions of XAPP200 targeted to the Virtex-II series of FPGAs. At a clock rate of 133 MHz, 16-bit data changes at both clock edges. The reference design is fully synthesizable and achieves 133 MHz performance with automatic place and route tools.
上传时间: 2014-11-01
上传用户:l254587896