14 位 LTC®2351-14 是一款 1.5Msps、低功率 SAR 型 ADC,具有 6 個同時采樣差分輸入通道。它采用單 3V 工作電源,並具有 6 個獨立的采樣及保持放大器 (S/HA) 和一個 ADC。
上传时间: 2013-11-16
上传用户:dbs012280
小信号高频晶体管放大器
上传时间: 2013-10-18
上传用户:wangfei22
D触发器工作原理
上传时间: 2014-01-09
上传用户:sammi
介绍了基于采用分立元件设计的LC谐振放大器的设计方案与实现电路, 可用于通信接收机的前端电路,主要由衰减器、谐振放大器、AGC电路以及电源电路四部分组成。通过合理分配各级增益和多种措施提高抗干扰性,抑制噪声,具有中心频率容易调整、稳定性高的特点。电路经实际电路测试表明具有低功耗、高增益和较好的选择性。
上传时间: 2014-12-23
上传用户:anng
单端双极输入信号的推荐电路如图 1 所示。Vs+ 是放大器的电源;负电源输入接地。VIN 为输入信号源,其表现为一个在接地电位(±0 V)附近摆动的接地参考信号,从而形成一个双极信号。RG 和 RF 为放大器的主增益设置电阻。VOUT+和 VOUT- 为 ADC 的差动输出信号。它们的相位差为 180o,并且电平转换为VOCM。
上传时间: 2013-10-31
上传用户:15527161163
介绍了一款不要求负参考电压 (VREF) 的电流源 DAC/运算放大器接口。尽管该建议电路设计提供了一款较好的有效解决方案,但必须注意的是:如果 DAC 的最大兼容电压作为运算放大器输入 (VDAC+) 正端的设计目标,则负端 (VDAC–) 的 DAC 电压将会违反最大兼容输出电压,因为存在最初并不那么明显的偏置。下面的讨论,将对出现这种偏置的原因进行解释,并提出一种解决问题的简单方法。之后,我们将讨论在 DAC 和运算放大器之间插入一个滤波器的方法。
上传时间: 2013-10-22
上传用户:gut1234567
本小节将回顾运算放大器增益带宽乘积 (GBWP) 即 G×BW 概念。在计算 AC闭环增益以前需要 GBWP 这一参数。首先,我们需要 GBWP(有时也称作GBP),用于计算运算放大器闭环截止频率。另外,我们在计算运算放大器开环响应的主极点频率 f0 时也需要 GBWP。在 f0 以下频率,第 2 部分的 DC 增益误差计算方法有效,因为运算放大器的开环增益为恒定;该增益等于 AOL_DC。但是,超出 f0 频率以后,则必须使用 AC计算方法,我们将在后面小节详细讨论。
上传时间: 2014-07-14
上传用户:yczrl
在第 1 部分中,我们计算了频率域中非反相运算放大器结构的闭环传输函数。特别是,我们通过假设运算放大器具有一阶开环响应,推导出了传输函数。计算增益误差时,振幅响应很重要。
上传时间: 2013-12-20
上传用户:674635689
DAC3484 和DAC34H84 是德州仪器(Texas Instruments)新推出的低功耗,高密度,高采样率,高性能的数模转换芯片,这款芯片目前已经广泛的应用在通信行业。本文详细介绍了DAC3484,DAC34H84 与正交调制器的输出接口以及输出功率定标的计算问题。
上传时间: 2013-10-18
上传用户:sun_pro12580
基于低噪声放大器(LNA)的噪声系数和驻波比之间的矛盾,本文采用安捷伦公司的ATF54143晶体管计了一款工作于890~960 MHz平衡式低噪声放大器。该设计分为两部分:3 dB 90°相移定向耦合器和并联的低噪声放大器。本文中首先介绍LNA相关理论,然后通过安捷伦公司的ADS仿真软件进行电路仿真,仿真结果满足设计要求,达到了低噪声系数和良好地驻波比要求。此文也为后面电路的设计和调试提供了理论支持。
上传时间: 2013-11-02
上传用户:410805624