虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

Crc-CCITT

  • DDR4标准 JESD79_4

    1. Scope ......................................................................................................................................................................... 12. DDR4 SDRAM Package Pinout and Addressing ....................................................................................................... 22.1 DDR4 SDRAM Row for X4,X8 and X16 ................................................................................................................22.2 DDR4 SDRAM Ball Pitch........................................................................................................................................22.3 DDR4 SDRAM Columns for X4,X8 and X16 ..........................................................................................................22.4 DDR4 SDRAM X4/8 Ballout using MO-207......................................................................................................... 22.5 DDR4 SDRAM X16 Ballout using MO-207.............................................................................................................32.6 Pinout Description ..................................................................................................................................................52.7 DDR4 SDRAM Addressing.....................................................................................................................................73. Functional Description ...............................................................................................................................................83.1 Simplified State Diagram ....................................................................................................................................83.2 Basic Functionality..................................................................................................................................................93.3 RESET and Initialization Procedure .....................................................................................................................103.3.1 Power-up Initialization Sequence .............................................................................................................103.3.2 Reset Initialization with Stable Power ......................................................................................................113.4 Register Definition ................................................................................................................................................123.4.1 Programming the mode registers .............................................................................................................123.5 Mode Register ......................................................................................................................................................134. DDR4 SDRAM Command Description and Operation ............................................................................................. 244.1 Command Truth Table ..........................................................................................................................................244.2 CKE Truth Table ...................................................................................................................................................254.3 Burst Length, Type and Order ..............................................................................................................................264.3.1 BL8 Burst order with CRC Enabled .........................................................................................................264.4 DLL-off Mode & DLL on/off Switching procedure ................................................................................................274.4.1 DLL on/off switching procedure ...............................................................................................................274.4.2 DLL “on” to DLL “off” Procedure ..............................................................................................................274.4.3 DLL “off” to DLL “on” Procedure ..............................................................................................................284.5 DLL-off Mode........................................................................................................................................................294.6 Input Clock Frequency Change ............................................................................................................................304.7 Write Leveling.......................................................................................................................................................314.7.1 DRAM setting for write leveling & DRAM termination function in that mode ............................................324.7.2 Procedure Description .............................................................................................................................334.7.3 Write Leveling Mode Exit .........................................................................................................................34

    标签: DDR4

    上传时间: 2022-01-09

    上传用户:

  • 电池管理和均衡MCU 智能锂电池管理芯片 SH39F003A 手册

    产品特性介绍AFE 特性■ 集成硬件过充电保护功能     -  独立PF管脚输出低电平■ 集成硬件放电短路保护功能■ 集成平衡开关■ 集成充电器检测功能■ 集成负载检测功能■ 集成充放电状态检测功能■ 集成小电流唤醒功能■ 集成WatchDog/Reset功能■ 集成Alarm功能■ 集成负端NMOS驱动(放电PWM调控)■ 支持电芯乱序上电■ 2通道温度采集■ 12-bit VADC电压采集■ 13-bit  Ʃ-∆ CADC电流采集■ 集成LDO模块:3.3V/25mA@MAX■ 集成TWI通讯(CRC-8,10KHz~400KHz)■ 低功耗模式     - 正常模式≤70uA@25℃     - PowerDown模式≤1uA@25℃■ 工作电压     - 8V~50V(VBAT端口)MCU 特性■ 基于8051指令流水线结构的8位单片机     - CPU机器周期:1个振荡周期■ Flash ROM:64K字节■ RAM:内部256字节,外部2816字节■ 类EEPROM:最大4096字节(代码选项可选)■ 内部RC振荡器:24MHz(±1%)/128K(±10%)■ I/O内建上拉电阻(30kΩ)■ 1个16位定时器/计数器T3■ 3个16位PCA0、PCA1、PCA2各含2个比较/捕捉单元■ 3路12位PWM定时器■ SPI接口(主从模式)■ TWI接口(主从模式)■ 内建数字逻辑可配置模块(LCM)■ 3路增强型UART(3V/5V通讯)(自带波特率的uart通讯)■ 11通道12位模数转换器(ADC)■ 内建CRC校验模块,校验空间大小可选■ 看门狗定时器(WDT)■ 预热计数器■ 中断源     - 定时器3,PCA0-2,外部中断1-2,外部中断4:6输入     - ADC,EUART,SPI,PWM,SCM,CRC,TWI,LPD■ 低功耗工作模式:空闲模式/掉电模式■ 工作电压:VDD = 2.7V - 5.5V■ 封装:     - LQFP 64L

    标签: 锂电池管理芯片 mcu

    上传时间: 2022-03-24

    上传用户:qingfengchizhu

  • 基于MIPI+CSI-2协议的摄像头芯片数据发送端接口设计

    随着手机摄像头和数码相机性能的提升,增加摄像头设备到平台处理器之间的传输带宽变越来越有必要,传统的DVP接口已经不能适应现在的科技发展。在这样的大形势下MIPI联盟应运而生,它制定了一个通用的标准来规范高性能移动终端的接口,而它的子协议MIPI CSI-2则完美的解决了摄像头设备与平台处理器之间高速通信的难题,提供了一种标准化、强大、可靠、低功耗的传输方式。MPI CSI-2接口采用差分信号线,确保了高速数据在传输时不易受到外界的干扰,而其采用的ECC编码和CRC编码则从一定程度上减少了个别错误数据对于整体数据的影响,又由于自身处于MIPI大家族协议之中,它自身也很容易兼容应用MIPI家族协议的其他设备。本文详细的介绍了MIPI CSI-2协议数字部分RTL的实现,模拟部分的实现,以及后续的测试分析。在设计中RTL的设计、纠错以及模块的时序分析在Linux平台上进行。而模拟部分的实现以及整体的动态测试在FPGA平台上进行。通过这样的分工可以更全面的发挥两个平台的长处,更具体的来说,在Linux阶段的设计时充分的利用了modelsim与verdi配合的优势,从而更好的设计代码、分析代码和测试代码。而在综合时又利用Design Compile与Prime time充分的对设计做了资源分析和时序分析,保证了设计的质量。而在FPGA阶段设计时,充分的利用了FPGA灵活而且可以动态测试的优势来验证模块的正确性,此外在FPGA上还可以使用商用接收端来接收最后产生的MIPI数据,这样的验证方法更权威也更有说服力。在设计方法上,在数字部分的RTL设计中充分的应用了模块化的思想,不仅实现了协议的要求,而且灵活的适应了MIPI CSI-2协议在实际应用时的一些变通的需求。而在模拟部分的物理层设计中则大胆的做了尝试和创新,成功的在没有先例参照的情况下自主设计了FPGA下的物理层部分,并且最后成功的被商用接收端验证。总的来说在整个设计过程中遇到了阻碍和很多难题,但是经过不懈的努力最终克服了技术上的种种困难,最终也获得了阶段性的成果和自身的技术提高。

    标签: mipi 摄像头 接口

    上传时间: 2022-05-30

    上传用户:kingwide

  • 基于51单片机的modbus-rtu通讯与仿真

    基于51单片机的modbus-rtu通讯与仿真,通过mcgs与单片机通讯,实现MODBUS功能,主要用于测试CRC校验。

    标签: 51单片机 modbus

    上传时间: 2022-06-13

    上传用户:zhanglei193

  • 基于SX1278的水表端无线抄表控制器

    0引言随着科技的迅猛发展,高科技产品替代人力的趋势越来越明显,和生活息息相关的例子就是远程无线抄表。作为居民,家家户户都要安装的水表,人工抄表的工作量大、时效慢、不能做到即时读取和状态检测,而远程无线抄表则能够做到实时状态检测和抄收数据,不需要工作人员亲临现场进行抄收数据,因此,效率大大提高。远程抄表系统的功能是能够实时地、可靠地计量水用量和对水表实施远程抄收数据。在此背景下,本文设计了基于SX1278水表端无线抄表控制器。1硬件设计1.1控制器特性SX1278收发器主要采用 LoRa远程调制解调器[1用于长距离扩频通信,不仅抗干扰性强,而且功耗低,适用于电池待机的收发电路。当SX1278工作在LoRa模式时,能获得超过-148dBm的高灵敏度,并集成+20dBm的功率放大器,通信距 5km.SX1278频率范围137 ~ 1020MHz,带宽7.8-37.5kHz,数据传输速率180bps ~ 37.5kbps,能够检测信号强度,并对数据进行CRC校验。片上采用 8位超低功耗单片机 STMBL 151G,通过SPI接口对SX1278进行初始化,并实现计水表计数和开关阀门。1.2电路设计1.2.1接收和发送电路选择开关由于SX1278是半双工收发器,因此收发数据时要进行模式切换。图 1所示为U1模拟开关,通过CTR引脚和Vdd引脚的高低电平来选择天线连接的是接收电路还是发射电路。当 Vdd为低电平,CTRL为高电平,RF1通RFC当Vdd高电平,CTRL为低电平,RF2接通RFC

    标签: sx1278 无线抄表控制器

    上传时间: 2022-06-19

    上传用户:

  • 《51单片机C语言应用程序实例精讲》代码

    /产初始化RTL8019AS,PAGE2寄存器只读,PAGE3寄存器不是NE2000兼容的,均不用设置材/使用0x40-0x4b为网卡的发送缓冲区,共12页,刚好存储2个最大的以太网数据包。使用0x4c-0x7f为网卡的接收缓冲区,共52页,因此PSTART=0x4c,PSTOP=0x80(0x80为停止页,接收缓冲区直到Ox7f,不包括0x80),刚开始时,网卡没有接收到任何数据包,因此BNRY设置为指向第一个接收缓冲区的页0x4c)*/void RTL8019lnitO REG00=0×21;/选择页0的寄存器,网卡停止运行,因为还没有初始化REGO1=Ox4c;/寄存器PSTART,设置接收缓冲区的起始页的地址REG02=0×80;/寄存器PSTOP,设置接收缓冲区的结束页的地址REG03=0x4c;//寄存器BNRY,设置为指向第一个接收缓冲区的页Ox4c(用作读指针)REG04=0x40;/寄存器TPSR.发送起始页地址初始化为指向第一个发送缓冲区的页REGOx=0xce;/*接收配置寄存器RCR,设置为仅接收自己地址的数据包以及广播地址和多点播送地址数据包,小于64字节的包丢弃,校验错的数据包不接收材REG0d=0xe0;/发送配置寄存器TCR,设置为启用crc自动生成和校验,正常模式工作REG0e=0xc8;/*数据配置寄存器DCR,设置为使用FIFO缓存,普通模式,8位数据传输,字节顺序为高位字节在前,低位字节在后*制REGOf=0x00;/中断屏蔽资存器IMR,设置为屏蔽所有中断SelectPage(l);/选择页l的寄存器REG07-0x4d;/寄存器CURR.设置为指向当前正在写的页的下一页(用作写指针)

    标签: 51单片机 C语言

    上传时间: 2022-06-24

    上传用户:

  • 基于MFRC522的RFID读卡器模块设计

    目前国内的13.56MHzRFID读卡器芯片市场上、荷兰恩智浦公司的Mifare非接触读卡芯片系列中MFRC522系列具有低电压、低功耗、小尺寸、低成本等优点。采用3.3V统一供电,工作频率为13.56MHz,兼容ISO/IEC14443A及MIFARE模式。MFRC522主要包括两部分,其中数字部分由状态机、编码解码逻辑等组成;模拟部分由调制器、天线驱动器、接收器和放大器组成l。MFRC522的内部发送器无需外部有源电路即可驱动读写天线实现与符合ISO/IEC14443A或MIFARE标准的卡片的通讯。接收器模块提供了一个强健而高效的解调和解码电路,用于接收兼容ISO/IEC14443A和MIFARE的卡片信号。数字模块控制全部ISO/IEC14443A帧和错误检测(奇偶和CRC)功能。模拟接口负责处理模拟信号的调制和解调。非接触式异步收发模块配合主机处理通信协议所需要的协议。FIFO(先进先出)缓存使得主机与非接触式串行收发模块之间的数据传输变得更加快速方便。

    标签: mfrc522 RFID 读卡器

    上传时间: 2022-06-25

    上传用户:

  • MFRC522非接触式读卡器中文资料

    1.简介1.1范围本文描述了发送模块MFRC522的功能以及功能和电气规范。本文是最早的目标版本,有关模块的所有规范请参考最终版本。1.2概述MFRC522是高度集成的非接触式(13.56MHz)读写卡芯片。此发送模块利用调制和解调的原理,并将它们完全集成到各种非接触式通信方法和协议中(13.56MHz)。MFRC522发送模块支持下面的工作模式:·读写器,支持ISO 14443A/MIFARE°MFRC522的内部发送器部分可驱动读写器天线与ISO14443A/MIFARE卡和应答机的通信,无需其它的电路。接收器部分提供一个功能强大和高效的解调和译码电路,用来处理兼容ISO14443A/MIFARE~的卡和应答机的信号。数字电路部分处理完整的ISO14443A帧和错误检测(奇偶&CRC)。MFRC522支持MIFARE Classic(如,MIFARE标准)器件。MFRC522支持MIFARE°更高速的非接触式通信,双向数据传输速率高达424kbit/s。可实现各种不同主机接口的功能:·SPI接口·串行UART(类似RS232,电压电平取决于提供的管脚电压)·I2C接口

    标签: mfrc522 读卡器

    上传时间: 2022-06-29

    上传用户:XuVshu

  • DS18B20原理及应用实例(源程序+原理图+Proteus仿真)

    基于Proteus仿真前言:本文详细介绍了DS18B20原理,并在后面举例说明了其在单片机中的应用,所举例子包含Proteus仿真电路图,源程序,程序注释详细清楚。1、DS18B20简介:DS18B20温度传感器是DALLAS公司生产的1-wire式单总线器件,具有线路简单,体积小的特点,用它组成的温度测量系统线路非常简单,只要求一个端口即可实现通信。温度测量范围在一55℃~+125℃之间,分辨率可以从9~12位选择,内部还有温度上、下限报警设置。每个DS18B20芯片都有唯一的序列号,所以可以利用多个DS18B20同时连接在同一条总线上,组成多点测温系统。但最多只能连接8个,如果数量过多,会使供电电源电压过低,从而造成信号传输的不稳定。2、DS18B20结构:如右图所示,DS18B20有三只引脚,VCC、DQ和GND。DQ为数字信号输入/输出端(DQ一般接控制器(单片机)的一个1/0口上,由于单总线为开漏所以需要外接一个4.7K的上拉电阻);GND为电源地;VDD为外接供电电源输入端(在寄生电源接线方式时接地)。DS18B20内部结构主要由四部分组成:64位光刻ROM、温度传感器、非挥发的温度报警触发器TH和TL、配置寄存器。光刻ROM中的64位序列号是出厂前被光刻好的,它可以看作是该DS18B20的地址序列码。64位光刻ROM的排列是:开始8位是产品类型标号,接着的48位是该DS1B20自身的序列号,最后8位是前面56位的CRC校验码(循环冗余校验码)。光刻ROM的作用是使每一个DS18B20都各不相同,这样就可以实现一根总线上挂接多个DS18B20的目的。温度传感器可完成对温度的测量,以12位转化为例,用16位符号扩展的二进制补码读数形式提供。

    标签: ds18b2 proteus

    上传时间: 2022-07-02

    上传用户:

  • FU6831产品数据手册

    FU6831 是一款集成 8051 内核和电机控制引擎(ME)的电机驱动专用芯片,8051 内核处理常规事务,ME 处理电机实时事务,双核协同工作实现各种高性能电机控制。其中 8051 内核大部分指令周期为 1T 或 2T,芯片内部集成有高速运算放大器、比较器、Pre-driver、高速 ADC、高速乘/除法器、CRC、SPI、I2C、UART、多种 TIMER、PWM 等功能,内置高压 LDO,适用于 BLDC/PMSM 电机的方波、SVPWM/SPWM、FOC 驱动控制。预驱动为 3P3N Predriver 输出。

    标签: fu6831

    上传时间: 2022-07-09

    上传用户: