本文是基于Arria V和Cyclone V精度可调DSP模块的高性能DSP应用与实现(英文资料)
上传时间: 2013-10-27
上传用户:yzy6007
本白皮书介绍 Stratix V FPGA 是怎样帮助用户提高带宽同时保持其成本和功耗预算不变。在工艺方法基础上,Altera 利用 FPGA 创新技术超越了摩尔定律,满足更大的带宽要求,以及成本和功耗预算。Altera Stratix ® V FPGA 通过 28-Gbps 高功效收发器突破了带宽限制,支持用户使用嵌入式 HardCopy ®模块将更多的设计集成到单片FPGA中,部分重新配置功能还提高了灵活性。
上传时间: 2013-10-08
上传用户:坏天使kk
本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。
上传时间: 2013-10-25
上传用户:风为裳的风
为了改进产品性能和兼容性,最新的HDMI compliance test specification (HDMI CTS) V.1.3增加了新的测试内容和定下了更严格的标准。大多数现在递交给HDMI授权测试中心(ATC) 的带有HDMI功能的电器都将按照HDMI CTS V.1.3 来测试。Analog Devices (ADI) 分别在美国的绿堡(Greensboro,NC), 东京, 台湾和北京设立了四家预测试中心为客户提供HDMI CT 测试以缩短客户产品上市的时间。在本文中我们将讨论HDMI CTS V.1.3新增加的一些重要内容。同时我们也将着重总结一些典型测试项目失败的原因和可能的修改方案。
上传时间: 2013-12-14
上传用户:古谷仁美
V-BY-ONE THCV219-220 参考设计
上传时间: 2013-11-15
上传用户:caoyuanyuan1818
V-BY-ONE THCV215-216 参考设计
上传时间: 2013-10-14
上传用户:ljmwh2000
V-BY-ONE THCV213-214 参考设计
上传时间: 2013-11-04
上传用户:dbs012280
V-BY-ONE应用设计 THCV217-218 thine LVDS
上传时间: 2013-10-20
上传用户:dxxx
发现了C*Core国芯芯片中SCI发送与接受方波特率误差导致数据不匹配问题,分析了发送与接受方数据传输丢帧、误帧现象出现的根本原因,总结了SCI容限值与芯片主频及标准波特率之间规律,提出了解决问题的优化方案并通过C*Core C语言编写程序实现。实验证明,优化后的SCI初始化程序可确保SCI发送与接收方不受波特率设置值、芯片主频大小影响,使数据传输过程中不丢帧、不误帧。
上传时间: 2013-10-09
上传用户:685
CHM~{8qJ=5D0oVzND<~V.VFWw7=7(~}
上传时间: 2015-01-11
上传用户:璇珠官人