关于IGBT器件培训资料。可用于学习相关器件进行培训,参考。
标签: igbt
上传时间: 2022-03-17
上传用户:
Xilinx公司 FPGA开发实用教程 -800页第1章 FPGA开发简介 更多.. 本章主要介绍FPGA的起源、发展历史、芯片结构、工作原理、开发流程以及Xilinx公司的主要可编程芯片,为读 者提供FPGA系统设计的基础知识。 第1节 可编程逻辑器件基础 第3节 基于FPGA的开发流程 第2节 FPGA芯片结构 第4节 Xilinx公司器件简介 第2章 Verilog HDL语言基础 更多.. 本章主要介绍Verilog语言的基本语法和典型的应用实例,关于VHDL和System C的使用可参考相关文献,限于篇 幅,本书不对它们展开分析。 第1节 Verilog HDL语言简介 第3节 VerilogHDL语言的数据类型... 第5节 Verilog代码书写规范 第6节 Verilog常用程序示例2 第2节 Verilog HDL基本程序结构 第4节 Verilog HDL语言的描述
标签: fpga
上传时间: 2022-03-25
上传用户:20125101110
硬件设计中常见器件选型1. 电阻器件选型2. 电容器件选型3. 电感器件选型4. 磁珠器件选型5. 二极管器件选型6. BJT器件选型7. MOSFET器件选型8. 常用处理器选型9. 逻辑器件选型10. 时钟器件选型11. 电源芯片选型12. AD/DA器件选型13. 复位芯片选型14. ESD防护器件
上传时间: 2022-03-31
上传用户:
逻辑器件分成两类:① 固定的或定制的。② 可编程的或可变的。其中,固定的或定制的逻辑器件通常称为专用芯片(ASIC)。ASIC 是为了满足特定的用途而设计的芯片,例如 MP3 解码芯片等。其优点是通过固化的逻辑功能和大规模的工业化生产,降低了芯片的成本,同时提高了产品的可靠性。随着集成度的提高,ASIC 的物理尺寸也在不断的缩小。但是,ASIC 设计的周期很长,而且投资大,风险高。一旦设计结束后,功能就固化了,以后的升级改版困难比较大。电子产品的市场正在逐渐细分,为了满足快速产品开发,产生了现场可编程逻辑器件(FPGA)。 自 1984 年 Xilinx 公司推出了第一片现场可编程逻辑器件(FPGA)至今,FPGA 已经历了 20 几年的快速发展历程。特别是近几年来,更是发展迅速。FPGA 的逻辑规模已经从最初的 1000 个可用门发展到现在的1000 万个可用门。FPGA 技术之所以具有巨大的市场吸引力,其根本原因在于:FPGA 不仅可以解决电子系统小型化、低功耗、高可靠性等问题,而且其开发周期短、投入少,芯片价格不断下降。FPGA 正在越来越多地取代传统上 ASIC,特别是在小批量、个性化的产品市场方面
标签: fpga
上传时间: 2022-04-22
上传用户:
VHDL 基础程序百例 FPGA 逻辑设计源码VHDL语言100例第1例 带控制端口的加法器第2例 无控制端口的加法器第3例 乘法器第4例 比较器第5例 二路选择器第6例 寄存器第7例 移位寄存器第8例 综合单元库第9例 七值逻辑与基本数据类型第10例 函数第11例 七值逻辑线或分辨函数第12例 转换函数第13例 左移函数第14例 七值逻辑程序包第15例 四输入多路器第16例 目标选择器第17例 奇偶校验器第18例 映射单元库及其使用举第19例 循环边界常数化测试第20例 保护保留字第21例 进程死锁 第22例 振荡与死锁第23例 振荡电路第24例 分辨信号与分辨函数第25例 信号驱动源第26例 属性TRANSACTION和分辨信号第27例 块保护及属性EVENT,第28例 形式参数属性的测试第29例 进程和并发语句第30例 信号发送与接收第31例 中断处理优先机制建模第32例 过程限定第33例 整数比较器及其测试第34例 数据总线的读写第35例 基于总线的数据通道第36例 基于多路器的数据通道第37例 四值逻辑函数第38例 四值逻辑向量按位或运算第39例 生成语句描述规则结构第40例 带类属的译码器描述第41例 带类属的测试平台第42例 行为与结构的混合描述第43例 四位移位寄存器第44例 寄存/计数器第45例 顺序过程调用第46例 VHDL中generic缺省值的使用第47例 无输入元件的模拟第48例 测试激励向量的编写第49例 delta延迟例释第50例 惯性延迟分析第51例 传输延迟驱动优先第52例 多倍(次)分频器第53例 三位计数器与测试平台第54例 分秒计数显示器的行为描述6第55例 地址计数器第56例 指令预读计数器第57例 加.c减.c乘指令的译码和操作第58例 2-4译码器结构描述第59例 2-4译码器行为描述第60例 转换函数在元件例示中的应用第61例 基于同一基类型的两分辨类型的赋值相容问题第62例 最大公约数的计算第63例 最大公约数七段显示器编码第64例 交通灯控制器第65例 空调系统有限状态自动机第66例 FIR滤波器第67例 五阶椭圆滤波器第68例 闹钟系统的控制第69例 闹钟系统的译码第70例 闹钟系统的移位寄存器第71例 闹钟系统的闹钟寄存器和时间计数器第72例 闹钟系统的显示驱动器第73例 闹钟系统的分频器第74例 闹钟系统的整体组装第75例 存储器第76例 电机转速控制器第77例 神经元计算机第78例ccAm2901四位微处理器的ALU输入第79例ccAm2901四位微处理器的ALU第80例ccAm2901四位微处理器的RAM第81例ccAm2901四位微处理器的寄存器第82例ccAm2901四位微处理器的输出与移位第83例ccAm2910四位微程序控制器中的多路选择器第84例ccAm2910四位微程序控制器中的计数器/寄存器第85例ccAm2910四位微程序控制器的指令计数器第86例ccAm2910四位微程序控制器的堆栈第87例 Am2910四位微程序控制器的指令译码器第88例 可控制计数器第89例 四位超前进位加法器第90例 实现窗口搜索算法的并行系统(1)——协同处理器第91例 实现窗口搜索算法的并行系统(2)——序列存储器第92例 实现窗口搜索算法的并行系统(3)——字符串存储器第93例 实现窗口搜索算法的并行系统(4)——顶层控制器第94例 MB86901流水线行为描述组成框架第95例 MB86901寄存器文件管理的描述第96例 MB86901内ALU的行为描述第97例 移位指令的行为描述第98例 单周期指令的描述第99例 多周期指令的描述第100例 MB86901流水线行为模型
上传时间: 2022-05-14
上传用户:
PSoC 4是真正的可编程嵌入式片上系统,在同一芯片中集成了自定义的模拟和数字外设功能、存储器以及ARM Cortex-MO微控制器这样的系统和大部分混合信号嵌入式系统不完全一样,它们使用了一个微控制器单元(MCU)和外部模拟和数字外设的组合。除MCU外,通常它还需要多个集成电路,如运算放大器、模数转换器(ADC)和应用特定的集成电路(ASIC)PSoC 4提供了一个低成本的备用方案-批量生产中一般低于一美元一该方案可以替代一般的MCU加外部集成电路(IC)的组合方案。它的可编程模拟和数字子系统不仅可以降低整个系统成本,而且还支持极为灵活地调整设计,使产品快速上市。PSoC 4的一流的功耗性能可以在仍保持SRAM数据、可编程逻辑以及响应中断唤醒的前提下仅消耗低达150 nA的电流。在非数据保持的电源模式,PSoC 4仅消耗20 nA的电流。PSoC 4中的电容式触摸感应特性,称为CapSense",能提供前所未有的信噪比、一流的防水性能以及支持各种类型的传感器,如按键、滑条、触控板和接近传感器。除PSoC4外,赛普拉斯PSoC系列还包括PSoC 1,PSoC 3和PSoC 5LP.这些器件提供了不同的架构和外设,更多有关的信息,请参见赛普拉斯平台PSoC解决方案的路线图PSoC 4系列的比较PSoC4包括下面三个器件系列:CYBC4000,CY8C4100以及CY8C4200,表1显示的是这些器件具有的特性。PSoC 4的功能集PSoC 4具有一个很大的功能集,包括:一个CPU和存储器子系统、一个数字子系统、一个模拟子系统以及全部系统资源,如图1所示。下面各节对每个特性进行了简要说明,更多有关信息,请查看PSoC 4的参考资源一节中所列出的PSoC 4系列器件的数据手册、技术参考手册(TRM)以及应用笔记.图1显示的是CY8C4200器件系列的各项特性。对于其他器件系列具备的这些特性的子集,请参考第2页上的表1.
标签: psoc4
上传时间: 2022-05-29
上传用户:trh505
特点:o ARM® Cortex®-M4 CPU 平台o 高达150MHz 的高性能Cortex®-M4 处理器o 集成FPU 和MPUo 内存o 512KB 片上SRAMo 2KB 至512KB 可编程保持存储区o 闪存o 1MB 集成闪存o 原地执行NOR 闪存接口,在闪存中执行时接近0 等待状态o 供电和复位管理系统o 片上稳压器,支持1.7V-3.6V 输入o 上电复位(POR)o 时钟管理o 10-30MHz 晶体振荡器o 内部16MHz RCo 32kHz 晶体振荡器o 内部32kHz RCo 具有可编程输出频率的低功耗PLLo 通用DMA:具有硬件流控制的8 通道DMA 控制器o 安全o 使用TRNG(真随机数发生器)的简单加密引擎o 定时器/计数器o 1x 系统节拍定时器o 4x 32 位定时器o 1x 看门狗定时器o 功耗(待确认)o 满载:待定uA/MHz @ 25°Co 运行:待定uA /MHz @ 25°Co 停止:待定@ 25°Co 保留:待定@ 25°C,32kB 保留存储器o 待机:待定@ 25°C,内部32kHz RCo 12 位逐次逼近寄存器(SAR)ADCo 每秒最多2M 样本o 可通过8:1 多路复用器选择输入o 1 个带有集成PHY 的USB 2.0 高速双角色端口o 两个SD / SDIO 主机接口o SD/SDIO 2.0 模式:时钟高达50MHzo LCD 控制器o 分辨率高达480x320o 6800 和8080 异步模式(8 位)o JTAG 调试功能o 3 个PWM(6 个输出),3 个捕捉和3 个QEP 模块o 4x UART,带有HW 流控制,最高可达4Mbpso 3x I2C,支持Fast Mode+(1000kbps)o 2x I2S 接口o 3x SPI 主器件高达25MHz,1x SPI 从器件高达10MHzo 32 个GPIOo 68 引脚QFN 封装o 温度范围:-40 至85°C4.1 带FPU 内核的ARM®CORTEX®-M4带有FPU 处理器的ARM®Cortex®-M4 是一款32 位RISC 处理器,具有出色的代码和功率效率。它支持一组DSP 指令,以允许高效执行信号处理算法,非常适合于可穿戴和其他嵌入式市场。集成的单精度FPU(浮点单元)便于重用第三方库,从而缩短开发时间。内部内存保护单元(MPU)用于管理对内的访问,以防止一个任务意外破坏另一个活动任务使用的内存。集成紧密耦合的嵌套向量中断控制器,提供多达16 个优先级。4.2 系统内存Bock 包含512kB 零等待状态SRAM,非常适合于当今算法日益增长的需求。同时,内存被细分为更小的区,从而可以单独地关闭以降低功耗。4.3 闪存和XIP 单元提供1MB 的集成NOR 闪存,以支持CPU 直接执行。为了提高性能,XIP 单元具有集成的缓存系统。缓冲内存与系统内存共享。与从系统内存运行性能相比,XIP 单元使得许多应用程序的运行接近100%。4.4 ROM集成ROM 固件包含通过NOR 闪存正常引导所需的引导加载程序,支持用于批量生产的闪存编程,还包括用于调试目的的UART 和USB 启动功能。
标签: tg401
上传时间: 2022-06-06
上传用户:qdxqdxqdxqdx
ADS1256 是TI(Texas I nstruments )公司推出的一款低噪声高分辨率的24 位Si gma - Delta("- #)模数转换器(ADC)。"- #ADC 与传统的逐次逼近型和积分型ADC 相比有转换误差小而价格低廉的优点,但由于受带宽和有效采样率的限制,"- #ADC 不适用于高频数据采集的场合。该款ADS1256 可适合于采集最高频率只有几千赫兹的模拟数据的系统中,数据输出速率最高可为30K 采样点/秒(SPS),有完善的自校正和系统校正系统, SPI 串行数据传输接口。本文结合笔者自己的应用经验,对该ADC 的基本原理以及应用做简要介绍。ADs1256 的总体电气特性下面介绍在使用ADs1256 的过程中要注意的一些电气方面的具体参数:模拟电源(AVDD )输入范围+ 4 . 75V !+ 5 .25V,使用的典型值为+ 5 .00V;数字电源(DVDD )输入范围+ 1 . 8V !+ 3 .6V,使用的典型值+ 3 .3V;参考电压值(VREF= VREFP- VREFN)的范围+ 0 .5V!+ 2 .6V,使用的典型值为+ 2 .5V;耗散功率最大为57mW;每个模拟输入端(AI N0 !7 和AI NC M)相对于模拟地(AGND)的绝对电压值范围在输入缓冲器(BUFFER)关闭的时候为AGND-0 .1 !AVDD+ 0 . 1 ,在输入缓冲器打开的时候为AGND !AVDD-2 .0 ;满刻度差分模拟输入电压值(VI N = AI NP -AI NN)为+ /-(2VREF/PGA);数字输入逻辑高电平范围0 .8DVDD!5 .25V(除D0 !D3 的输入点平不可超过DVDD 外),逻辑低点平范围DGND!0 .2DVDD;数字输出逻辑高电平下限为0 .8DVDD,逻辑低电平上限为0 .2DVDD,输出电流典型值为5mA;主时钟频率由外部晶体振荡器提供给XTAL1和XTAL2 时,要求范围为2 M!10 MHz ,仅由CLKI N 输入提供时,范围为0 .1 M!10 MHz 。
上传时间: 2022-06-10
上传用户:
PCF8591 8位A/D和D/A转换1、特性:单电源供电。工作电压: 2.5 V ~ 6V。待机电流低。I2C 总线串行输入/输出。通过3 个硬件地址引脚编址。采样速率取决于I2C 总线速度。4个模拟输入可编程为单端或差分输入。自动增量通道选择。模拟电压范围: VSS~VDD。片上跟踪与保持电路。8 位逐次逼近式A/D 转换。带一个模拟输出的乘法DAC。2、应用:闭环控制系统。用于远程数据采集的低功耗转换器。电池供电设备。在汽车、音响和TV 应用方面的模拟数据采集。3、概述:PCF8591 是单片、单电源低功耗8 位CMOS 数据采集器件, 具有4 个模拟输入、一个输出和一个串行I2C 总线接口。3 个地址引脚A0、A1 和A2 用于编程硬件地址,允许将最多8 个器件连接至I2C总线而不需要额外硬件。器件的地址、控制和数据通过两线双向I2C 总线传输。器件功能包括多路复用模拟输入、片上跟踪和保持功能、8 位模数转换和8 位数模拟转换。最大转换速率取决于I2C 总线的最高速率。I2C 总线系统中的每一片PCF8591 通过发送有效地址到该器件来激活。该地址包括固定部分和可编程部分。可编程部分必须根据地址引脚A0、A1 和A2 来设置。在I2C 总线协议中地址必须是起始条件后作为第一个字节发送。地址字节的最后一位是用于设置以后数据传输方向的读/写位。(见图4、16、17)
上传时间: 2022-06-17
上传用户:qdxqdxqdxqdx
本文以超音频串联谐振式感应加热电源为研究对象,应用锁相环和PID技术,采用数字信号处理器(DSP)和复杂可编程逻辑器件(CPLD)联合控制的数字化技术实现感应加热电源的频率跟踪和0~1800自由移相调功,为感应加热电源系统的数字化、信息化、柔性化、智能化控制提供了优质、可靠的技术基础。论文首先介绍了感应加热的基本原理及感应加热技术的发展动态。然后通过对感应加热电源中的主电路拓扑进行分析,比较串联谱振逆变电路与并联谐振逆变电路的优缺点,选择了更适合超音频感应加热电源的串联语振主电路。在确定了设计方案后,详细分析了电源的主电路结构并进行了系统各组成部分器件的参数计算和选取。通过对锁相环原理进行了分析,提出一种基于DSP的数字锁相环(DPLL)的实现方法。论文在分析和对比了感应加热电源的各种调功方式后,选择了移相调功对感应加热电源进行恒流调节。通过两种硬件方案的对比,确定了一种最佳方案,实现了基准臂与移相臂之间移相角的数字控制信号的产生。论文搭建了以TMS320LF2407A为控制核心的硬件控制平台。包括了采样电路、保护电路、驱动电路、显示电路等外围电路。在此基础上编制了系统的程序,完成了样机,并对其进行了整机联调,给出了电源的实测波形。实验结果证明基于DSP的DPLL完全可以胜任超音频的频率跟踪,系统硬件电路可靠,程序运行良好。
上传时间: 2022-06-19
上传用户:20125101110