LDPC码校验节点(checknode)进行奇偶校验方程时的vhdl编程,硬件语言实现
上传时间: 2014-01-23
上传用户:气温达上千万的
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中断+查询的方式 6:总是由主机向从机发送一个数据包,从机收到数据包后向主机回复一个数据包 7:不管是主机还是从机,如果收到的数据包有任何错误,都将丢弃该数据包,等效于没有接收 8:从机之间不能相互通讯,必须通过主机才能交换数据 9:无效地址是0,主机地址是1,从机地址是2.3.4......广播地址是255
上传时间: 2014-01-13
上传用户:ddddddos
通讯规则: 1:时钟7.3728 MHz/波特率9600/9个数据位/奇校验/1个停止位/硬件多机通讯功能/ 2:通讯连接采用硬件MAX485,双向单工 3:每个上行/下行的数据包的字节个数都是一样的(通讯数据量) 4:每个上行/下行的数据包都采用CRC8校验 5:数据接收采用中断+查询的方式 6:总是由主机向从机发送一个数据包,从机收到数据包后向主机回复一个数据包 7:不管是主机还是从机,如果收到的数据包有任何错误,都将丢弃该数据包,等效于没有接收 8:从机之间不能相互通讯,必须通过主机才能交换数据 9:无效地址是0,主机地址是1,从机地址是2.3.4......广播地址是255
上传时间: 2014-01-11
上传用户:zhyiroy
这是一个CRC32位的校验程序, 给定一组输入,得到输出的校验统计
上传时间: 2016-11-07
上传用户:我干你啊
crcmodula 进行 校验,在通信无线行业用的比较多
标签: crcmodula
上传时间: 2014-08-23
上传用户:924484786
引入PEG(Progressive-edge-growth)算法来构造适合线性时间编码的LDPC校验矩阵,译码时采用简化最小和Min-Sum译码算法实现简化译码.仿真结果表明,该方法能够构造适合LDPC码的线性时间编码的下三角校验矩阵日,并且用此方法构造的LDPC码性能非常接近原来PEG算法构造的LDPC码.同时通过采用最小和Min-Sum算法降低译码复杂度.
标签: Progressive-edge-growth LDPC PEG 算法
上传时间: 2013-12-27
上传用户:qlpqlq
本人上载的几个.c文件为自己所写的代码,是关于自动化设备广泛使用的HART协议的主机与从机之间的通信过程(通过串口). hart.c-----包含HART从机端需要调用的校验和计算函数,串口发送函数和HART数据帧生成函数.(采用MSP430F149单片机,IAR Embedded Workbench平台)
上传时间: 2013-12-17
上传用户:liansi
struts2一些常用的标签、框架自带的校验功能、国际化标签的使用等等
上传时间: 2013-12-13
上传用户:bibirnovis
这是校验位打孔重传的源程序,现发上来供大家学习借鉴。
标签: 源程序
上传时间: 2014-01-22
上传用户:teddysha
用C语言编写的适用于51单片机的CRC16校验程序
上传时间: 2013-12-18
上传用户:Zxcvbnm