这是硬件逻辑设计的一份参考资料,总结了目前主流FPGA供应商设计的注意事项。
上传时间: 2015-05-16
上传用户:cccole0605
可编程逻辑设计的程序!24位十进制频率计!可使EDA实验年箱测量指定频率!
上传时间: 2014-01-11
上传用户:wys0120
P串行实时时钟芯片DSl302程序设计中的问题与对策
上传时间: 2014-02-28
上传用户:Shaikh
精通VerilogHDL:IC设计核心技术实例详解
标签: VerilogHDL IC设计 核心技术
上传时间: 2014-11-15
上传用户:海陆空653
%直接型到并联型的转换 % %[C,B,A]=dir2par(b,a) %C为当b的长度大于a时的多项式部分 %B为包含各bk的K乘2维实系数矩阵 %A为包含各ak的K乘3维实系数矩阵 %b为直接型分子多项式系数 %a为直接型分母多项式系数 %
上传时间: 2014-01-20
上传用户:lizhen9880
直接型到级联型的形式转换 % [b0,B,A]=dir2cas(b,a) %b 为直接型的分子多项式系数 %a 为直接型的分母多项式系数 %b0为增益系数 %B 为包含各bk的K乘3维实系数矩阵 %A 为包含各ak的K乘3维实系数矩阵 %
上传时间: 2013-12-30
上传用户:agent
输煤程控逻辑设计,PLC源代码,请大家执政有声么问题
上传时间: 2013-12-29
上传用户:songyue1991
三星S3C2440ARM9芯片的详细设计指南
上传时间: 2015-08-30
上传用户:450976175
基于Verilog-HDL的硬件电路的实现 9.2 具有LCD显示单元的可编程单脉冲发生器 9.2.1 LCD显示单元的工作原理 9.2.2 显示逻辑设计的思路与流程 9.2.3 LCD显示单元的硬件实现 9.2.4 可编程单脉冲数据的BCD码化 9.2.5 task的使用方法 9.2.6 for循环语句的使用方法 9.2.7 二进制数转换BCD码的硬件实现 9.2.8 可编程单脉冲发生器与显示单元的接口 9.2.9 具有LCD显示单元的可编程单脉冲发生器的硬件实现 9.2.10 编译指令-"文件包含"处理的使用方法
标签: Verilog-HDL LCD 9.2 显示单元
上传时间: 2014-06-23
上传用户:xc216
实现时钟芯片DS1302的设计与应用实现代码
上传时间: 2013-12-10
上传用户:baitouyu