vs2010学习版,安装时需要联网,附有密钥链接;vc++6.0,win7,8,10均可用
上传时间: 2022-06-20
上传用户:qingfengchizhu
ALDEC公司的Active-HDL是一个开放型的仿真工具。 可支持几乎所有的FPGA/CPLD厂商的产品,设计输入可以原理图或硬件描述语言或有限状态机 方式
上传时间: 2013-07-21
上传用户:eeworm
IAR公司出品的针对8051的编译器
上传时间: 2013-06-13
上传用户:eeworm
a/d公司8位微控制器aduc812(10路10位adc)应用笔记
上传时间: 2015-03-11
上传用户:84425894
程序1-1 用组合语言写成的霹雳灯程序 程序1-2 改用C来处理的霹雳灯程序 程序5-1 SDCC操作程序 程序6-1 引擎点火控制器的角度侦测程序范例 程序8-1 T_8252.ASM 程序10-1 AT89C2051刻录程序彻底公开 程序11-1 AT89CXX刻录程序彻底公开 程序12-1 EPROM刻录程序彻底公开 程序14-1 EEPROM刻录程序彻底公开
上传时间: 2014-01-09
上传用户:ynzfm
S-DES加密算法输入为一个8位的明文组和一个10位的密钥,输出为8位的密文组,解密算法的输入则是一个8位的密文组和一个10位的密钥,输出位8位的明文组。解密过程是加密的逆。程序使用:读入一个文档文件,对其内容加密,输入密钥和选定存放生成密文的目录,点加密;解密操作与加密相似。
上传时间: 2014-01-14
上传用户:1079836864
FPGA-CPLD_DesignTool(8-9-10)源代码请需要的朋友下载
标签: FPGA-CPLD_DesignTool 10 源代码
上传时间: 2015-10-07
上传用户:jjj0202
本文档详细介绍了典型D/A转换DAC0832芯片 该芯片具有8位并行、中速(建立时间1us)、电流型、低廉(10~20元),并介绍了与微机系统的连接
上传时间: 2016-01-20
上传用户:四只眼
工具:Dynamips, VPCS 结点: R1: 10.0.0.0/8, 90.0.0.0/8 R2: 20.0.0.0/8, 90.0.0.0/8 R3: 30.0.0.0/8, 90.0.0.0/8 H1: 10.0.0.2 H2: 20.0.0.2 H3: 30.0.0.2 要求: R1,R2,R3之间直接用串口(serial) 相连,采用X.25封装。 分配给串口的X.25地址不作限制。 目的:使得H1,H2,H3可以在IP层互通
上传时间: 2016-03-10
上传用户:杜莹12345
工具:Dynamips, VPCS 结点: R1: 10.0.0.0/8, 90.0.0.0/8 R2: 20.0.0.0/8, 90.0.0.0/8 S1: ethsw(以太网交换机) H1: 10.0.0.2 H2: 20.0.0.2 H3: 10.0.0.3 要求: 在R1的E2/0上部署out扩展ACL只禁止10.0.0.3访问90.0.0.2 在R2的E0/0上部署out标准ACL只禁止来自10.0.0.2的流量 在R2的E2/0上部署反身(reflexive)ACL 允许E2/0接口接收由20.0.0.0子网主动发起的返回流量 允许E2/0接口连接的其他网络可以主动访问R2自己 禁止其他流量
上传时间: 2016-03-10
上传用户:heart520beat