卷积码是无线通信系统中广泛使用的一种信道编码方式。Viterbi译码算法是一种卷积码的最大似然译码算法,它具有译码效率高、速度快等特点,被认为是卷积码的最佳译码算法。本文的主要内容是在FPGA上实现约束长度为9,码率为1/2,采用软判决方式的Viterbi译码器。 本文首先介绍了卷积码的基本概念,阐述了Viterbi算法的原理,重点讨论了决定Viterbi算法复杂度和译码性能的关键因素,在此基础上设计了采用“串-并”结合运算方式的Viterbi译码器,并在Altera EP1C20 FPGA芯片上测试通过。本文的主要工作如下: 1.对输入数据采用了二比特四电平量化的软判决方式,对欧氏距离的计算方法进行了简化,以便于用硬件电路方式实现。 2.对ACS运算单元采用了“串-并”结合的运算方式,和全并行的设计相比,在满足译码速度的同时,节约了芯片资源。本文中提出了一种路径度量值存储器的组织方式,简化了控制模块的逻辑电路,优化了系统的时序。 3.在幸存路径的选择输出上采用了回溯译码方法,与传统的寄存器交换法相比,减少了寄存器的使用,大大降低了功耗和设计的复杂度。 4.本文中设计了一个仿真平台,采用Modelsim仿真器对设计进行了功能仿真,结果完全正确。同时提出了一种在被测设计内部插入监视器的调试方法,巧妙地利用了Matlab算法仿真程序的输出结果,提高了追踪错误的效率。 5.该设计在Altera EP1C20 FPGA芯片上通过测试,最大运行时钟频率110MHz,最大译码输出速率10.3Mbps。 本文对译码器的综合结果和Altera设计的Viterbi译码器IP核进行了性能比较,比较结果证明本文中设计的Viterbi译码器具有很高的工程实用价值。
上传时间: 2013-07-23
上传用户:叶山豪
1 首先安装CS3.3.38.2;2 安装升级包,安装次序:CCS_Patch_for_ccs3.3.49.exe、CCS_v3.3_SR11_81.6.2.exe、SR12_CCS_v3.3_SR_3.3.82.13.exe;安装blackhawk,驱动安装路路径必须和CCS的安装路径严格一致;
上传时间: 2013-04-24
上传用户:wengtianzhu
电子电路设计与仿真工具可以直接把Bright Spark 1.10编辑好的文件转换成PCB文件。先解压出来
标签: Composer Platinum Edition Studio
上传时间: 2013-04-24
上传用户:jcljkh
绝好的上海交大CCS3.1教程.pdf超越一切培训的资料!
上传时间: 2013-07-10
上传用户:17854267178
·G.711,G.723.1,G.726,G.729,GSM CODEC C/C++ code 文件列表: ipp_sample ..........\speech-coding ..........\.............\application ..........\.............\...........\usc
上传时间: 2013-06-18
上传用户:wmwai1314
·详细说明:ITU-T G.723.1语音编解码算法源代码-ITU-T the G.723.1 pronunciation arranges the decoding to calculate the law origin code 文件列表: G.723.1_c .........\BASOP.C .........\BASOP.H ....
上传时间: 2013-07-16
上传用户:sz_hjbf
D类放大器设计实例 15页 1.0M
上传时间: 2013-11-25
上传用户:shen_dafa
郭天祥十天学会单片机TX-1原理图
上传时间: 2013-10-16
上传用户:bakdesec
单片机35个实例1
标签: 单片机
上传时间: 2013-11-19
上传用户:ch3ch2oh
第1章 C语言与程序概述
上传时间: 2013-10-23
上传用户:归海惜雪