虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

4位布斯乘<b>法器</b>模块及测试模块

  • 写给小白们的FPGA入门设计实验

      写给小白们的FPGA入门设计实验:   1. 写在前面的话    2   2. Lab 1 : LCD1602 字符显示设计  3   2.1. 摘要   2.2. 内容   2.3. 程序   2.4. 结果(问题,解决,体会)   3. Lab 2 : 4 位减法、加法器设计   3.1. 摘要   3.2. 内容   3.3. 程序   3.4. 结果(问题,解决,体会)   4. Lab 3 :三位二进制乘法器设计   4.1. 摘要   4.2. 内容   4.3. 程序   4.4. 结果(问题,解决,体会)   5. Lab 4 :序列检测器设计   6. Lab 5 :变模计数器设计   

    标签: FPGA 设计实验

    上传时间: 2013-11-05

    上传用户:silenthink

  • 写给小白们的FPGA入门设计实验

      写给小白们的FPGA入门设计实验:   1. 写在前面的话    2   2. Lab 1 : LCD1602 字符显示设计  3   2.1. 摘要   2.2. 内容   2.3. 程序   2.4. 结果(问题,解决,体会)   3. Lab 2 : 4 位减法、加法器设计   3.1. 摘要   3.2. 内容   3.3. 程序   3.4. 结果(问题,解决,体会)   4. Lab 3 :三位二进制乘法器设计   4.1. 摘要   4.2. 内容   4.3. 程序   4.4. 结果(问题,解决,体会)   5. Lab 4 :序列检测器设计   6. Lab 5 :变模计数器设计   

    标签: FPGA 设计实验

    上传时间: 2013-11-07

    上传用户:zzbbqq99n

  • A) 实现虚拟存储B) 实现对文件的按名存取C) 实现对文件的按内容存取D) 实现对文件的 高速输入输出(17) 分页显示当前文件 ... A) 执行SPLIB B) 执行SPDOS C) 装载拼音模

    A) 实现虚拟存储B) 实现对文件的按名存取C) 实现对文件的按内容存取D) 实现对文件的 高速输入输出(17) 分页显示当前文件 ... A) 执行SPLIB B) 执行SPDOS C) 装载拼音模块D) 装载五笔字型输入模块(32) 在汉字输入状态下,按下Shift+a组合键后,输入了__。

    标签: SPLIB SPDOS 存取 17

    上传时间: 2013-12-23

    上传用户:zhoujunzhen

  • 【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】

    【经典设计】VHDL源代码下载~~ 其中经典的设计有:【自动售货机】、【电子钟】、【红绿灯交通信号系统】、【步进电机定位控制系统】、【直流电机速度控制系统】、【计算器】、【点阵列LED显示控制系统】 基本数字逻辑设计有:【锁存器】、【多路选择器】、【三态门】、【双向输入|输出端口】、【内部(缓冲)信号】、【编码转换】、【加法器】、【编码器/译码器】、【4位乘法器】、【只读存储器】、【RSFF触发器】、【DFF触发器】、【JKFF触发器】、【计数器】、【分频器】、【寄存器】、【状态机】

    标签: VHDL LED 源代码

    上传时间: 2015-06-16

    上传用户:chenxichenyue

  • 高精度乘法基本思想和加法一样。其基本流程如下: ①读入被乘数s1

    高精度乘法基本思想和加法一样。其基本流程如下: ①读入被乘数s1,乘数s2 ②把s1、s2分成4位一段,转成数值存在数组a,b中;记下a,b的长度k1,k2; ③i赋为b中的最低位; ④从b中取出第i位与a相乘,累加到另一数组c中;(注意:累加时错开的位数应是多少位 ?) ⑤i:=i-1;检测i值:小于k2则转⑥,否则转④ ⑥打印结果

    标签: 高精度 乘法 加法 基本流程

    上传时间: 2015-08-16

    上传用户:源弋弋

  • 功能:使用CCU的4个模块

    功能:使用CCU的4个模块,实现非对称PWM输出。 说明:将跳线器J5、J6、J27取出,J3短接到OCD端,在JP6的PWM1、PWM2、PWM3 分别测试模块A、B、C的输出,DAOUT是模块D输出经漏波后的电压。 通过跳线器J8、J9选择高频晶振6MHz。

    标签: CCU 模块

    上传时间: 2014-01-04

    上传用户:CHENKAI

  • /*** *** *** *** *** *** *** *** *** *** *** *** **/ //**此映射表用来映射LED模块不译码时

    /*** *** *** *** *** *** *** *** *** *** *** *** **/ //**此映射表用来映射LED模块不译码时,显示的字符和必须输入的数据的关系 //**每段和对应比特位的关系见示意图 // g // --- --- // b | a |f | | <---显示0时点亮的段为gfedcb // --- // c | |e | | 那么写入数据为0x7e // --- --- // d // bit: 7 6 5 4 3 2 1 0 // 段位: g f e d c b a

    标签: LED 映射 模块 译码

    上传时间: 2013-11-25

    上传用户:

  • 上下文无关文法(Context-Free Grammar, CFG)是一个4元组G=(V, T, S, P)

    上下文无关文法(Context-Free Grammar, CFG)是一个4元组G=(V, T, S, P),其中,V和T是不相交的有限集,S∈V,P是一组有限的产生式规则集,形如A→α,其中A∈V,且α∈(V∪T)*。V的元素称为非终结符,T的元素称为终结符,S是一个特殊的非终结符,称为文法开始符。 设G=(V, T, S, P)是一个CFG,则G产生的语言是所有可由G产生的字符串组成的集合,即L(G)={x∈T* | Sx}。一个语言L是上下文无关语言(Context-Free Language, CFL),当且仅当存在一个CFG G,使得L=L(G)。 *⇒ 例如,设文法G:S→AB A→aA|a B→bB|b 则L(G)={a^nb^m | n,m>=1} 其中非终结符都是大写字母,开始符都是S,终结符都是小写字母。

    标签: Context-Free Grammar CFG

    上传时间: 2013-12-10

    上传用户:gaojiao1999

  • SCSI-2也称为Fast-SCSI

    SCSI-2也称为Fast-SCSI,传输速率为10MB/s。 后采用扩展总线宽度来增加数据流量的方式,提高整 体传输速率,于是SCSI-2规定了16位、32位数据总 线,使传输速率进一步提高为20MB/S,也就是Wide -SCSI,或是称作Fast SCSI-2。 Wide-SCSI采用4 位定址,使可连接的设备达到了15个。在接口电缆上, 为兼容SCSI-l所使用的A电缆,SCSI-2标准在A 电缆的基础上增加一条68pin的扁平电缆,称为B电 缆。目前还有不少SCSI的CD-ROM、CD-R、CD- RW还是使用SCSI-2界面。

    标签: SCSI Fast

    上传时间: 2014-12-03

    上传用户:change0329

  • 用Verilog语言实现了一个8bit的超前进位加法器

    用Verilog语言实现了一个8bit的超前进位加法器,其中包括测试文件。

    标签: Verilog 8bit 语言 加法器

    上传时间: 2013-12-19

    上传用户:alan-ee