开发和研制无铁心永磁电机是当前电机领域的一项重要课题,无铁心永磁电机可以解决传统有铁心电机存在的重量重、损耗高、振动噪声大等问题。开发无铁心永磁电机需要准确计算电机的参数和性能,而实现这一任务的重要前提是获得正确的磁场分布。无铁心永磁电机气隙外没有铁磁材料,其自身的结构特点决定了无铁心永磁电机的气隙磁场属于三维开域磁场,开域磁场工程问题的计算是近年来计算电磁学的研究热点之一。 本文的研究内容是国家高技术研究发展(863)计划项目“新型稀土永磁电机设计与集成技术”的关键技术之一。针对无铁心永磁电机的实际工程问题,计算方法的选择力求既能保证一定的计算精度,又能节约计算机内存和CPU时间。根据对各种开域电磁场计算方法的分析比较,本文将渐近边界条件法和有限元法结合解决无铁心永磁电机三维开域磁场计算问题。 本文主要由以下几部分组成: 第一部分为无铁心永磁电机三维开域磁场计算方法的研究。首先提出了基于标量磁位的渐近边界条件,建立了球形边界的标量磁位渐近边界条件数学模型。为了尽可能减少节点的数量,结合无铁心永磁电机的具体结构,推导了适合于盒形截断边界和圆柱形截断边界上简便易行的一阶和二阶标量渐近边界条件算子,该算子具有简单、有限元实施容易的特点。其次研究并建立了标量渐近边界条件与有限元法结合的三维开域静磁场的数学模型,并提出具体的实施方法,推导出相应的离散方程。通过对具有解析解的长方永磁体三维开域磁场的实例计算,验证了方法和所编程序的正确性,并将渐近边界条件法与截断法在计算精度和人工外边界距离方面做了比较。结果表明:在相同人工外边界情况下,渐近边界条件与截断边界条件相比,计算精度明显提高,二阶渐近边界条件明显优于一阶渐近边界条件。与截断法相比,渐近边界条件法更节约计算机内存和CPU时间,比较好地处理了计算量与计算精度之间的矛盾。 第二部分针对Halbach阵列内转子无铁心永磁电机三维开域磁场问题进行深入研究。利用渐近边界条件法,定量地计算了在定转子均无铁心的情况下电机内部及周围磁场的大小,总结出了Halbach阵列无铁心永磁电机磁场的空间分布规律。 第三部分针对不同拓扑结构的Halbach磁体阵列电机磁场问题进行对比研究。通过大量的计算,探讨了Halbach阵列永磁电机在转子无铁心情况下影响气隙磁密的各种因素,分析了不同Halbach磁体轴向长度对端部漏磁的影响规律,给出了无铁心永磁电机漏磁系数、电枢计算长度等主要设计参数随电机结构尺寸的变化规律。 第四部分针对具有试验数据的三种结构的无铁心永磁电机样机进行了计算和分析,计算结果与试验数据吻合,从而验证了渐近边界条件法处理三维开域磁场问题的有效性和实用性。
上传时间: 2013-06-22
上传用户:ivan-mtk
近年来,人们对环境保护越来越重视,SF<,6>气体的使用和排放受到限制,从而使电器领域内SF<,6>断路器的发展也受到限制。而真空断路器充分利用了真空优异的绝缘与熄弧特性,且对环境不造成污染,所以目前在中压领域已经占据了主导地位,而且不断向高电压、大容量方向发展。因此,未来高压真空断路器必然取代高压SF<,6>断路器。真空灭弧室是真空断路器的“心脏”,所以,开发高压真空断路器最关键的是灭弧室的设计。本文对110kV的真空灭弧室的内部电磁场进行了仿真分析,为我国开发110kV真空断路器提供一定的参考。 本文采用有限元软件对110kV真空断路器灭弧室内部静电场进行了仿真分析,得到了灭弧室内部各种屏蔽罩的大小、尺寸和位置对电场分布的影响;触头距离对灭弧室内部电场分布的影响;伞裙对灭弧室内部电场分布的影响。再根据等离子体和金属蒸气具有一定导电率的特点,从麦克斯韦基本方程出发,推导了灭弧室内部电场所满足的计算方程,然后用有限元法对二维电场进行了求解。考虑到弧后粒子消散过程中,电极和悬浮导体表面会有带电微粒的存在,又计算分析了带电微粒对真空灭弧室电场分布的影响,进而提出了使灭弧室内部电场更加均匀的措施。 根据大电流真空电弧的物理模型,基于磁场对电流的作用力理论,计算分析了真空电弧自生磁场的收缩效应以及对分断电弧的影响,得到了弧柱中自生磁场产生的电磁压强分布,最后分析了外加纵向磁场分量对减小自生磁场收缩效应的作用。 建立了110kV、1/2线圈以及1/3线圈纵向磁场触头三维电极模型,并利用有限元法进行了三维静磁场和涡流场仿真。得到了电流在峰值和过零时纵向磁场分别在触头片表面和触头间隙中心平面上的二维和三维分布,给出了这两种触头在电流过零时纵向磁场滞后时间沿径向路径和轴向路径的分布规律,最后还对这两种触头的性能进行了比较。
上传时间: 2013-07-09
上传用户:smthxt
随着我国电力系统不断发展,高压开关柜以其结构简单、维护工作量小、适合于频繁操作等特点,受到广大用户欢迎,并成为高压开关向无油化发展的一大主流。近年来,随着电力系统不断向大容量、高电压、小型化发展,40.5kV高压开关柜在电力系统中也得到普遍的采用。绝缘问题是电力设备稳定、可靠运行的重要影响因素之一,并且绝缘也是高压电器设备中的薄弱环节,高压开关柜故障中很大一部分就是由于绝缘破坏而造成的。因此如何能够合理的配置母线、真空断路器及其它电器元件,得到较佳的绝缘配合和设计,达到具有高度可靠的绝缘性能,保证高压开关柜在配电系统中安全运行,且有较小的安装空间,是开关柜设计中一个值得研究的重要问题。 在计算机模拟电场分布的求解中,有限元方法以其剖分简便易行、可适用于多种介质和较高的计算效率,已成为电磁场问题求解的主要方法之一。ANSYS是有限元计算方法的代表软件,通过对模型特征参数化,使用用户参数化设计语言(APDL),可以进一步提高分析效率,使得整个分析过程自动、通用。 本文从实际产品设计入手,根据开关柜的结构特点,建立了三维电场数值计算模型,在满足技术条件要求的基础上,通过采用电场的数值仿真分析及相应实验研究,描述了40.5kv高压开关柜配电系统接地开关相间及接地柜中全场域电场分布情况,确定了接地开关在不同情况下的电场分布、变化情况,通过理论的计算和分析,对产品的绝缘进行了校核与验证,进而得到合理的布置结构和达到最佳的绝缘配合,为实际产品的开发和设计提供了理论依据。
上传时间: 2013-07-27
上传用户:sy_jiadeyi
与传统的径向磁通圆柱式电机相比,轴向磁通的盘式无铁心永磁同步电机有着许多明显的优点:其结构较为简单,加工及装配费用低,电机运行可靠,不需励磁电流,提高了电机的效率和功率密度。盘式电机永磁化是一种发展趋势,而稀土材料是其首选的永磁材料。我国已研制出盘式永磁同步电机,但还处于试制阶段,要实现产品化,还有许多研究课题亟待解决。 本文主要针对该电机的气隙磁密进行分析,对影响气隙磁密的各种因素展开了研究。具体内容如下: 1) 回顾了永磁电机的研究历史、发展现状和主要应用,对永磁材料的性能及选取、聚磁技术、电机磁场计算所需理论和有限元软件进行了介绍。 2) 将电机内的电磁场、有限元软件和盘式无铁心永磁电机特殊结构相结合,设计出了近二十个有限元计算程序,组成一个针对盘式无铁心永磁同步电机的计算软件包,由这些计算程序出发,对盘式无铁心永磁同步电机进行一系列仿真分析计算。 在绘制气隙磁密三维分布图时,由于有限元软件在绘图方面的限制,需要将气隙磁密数据从有限元软件中导出到文本文件,再由其它数学工具进行气隙磁密的三维图形绘制。在这一过程中由于导出数据格式与绘图工具所需数据格式不能兼容,还需要对导出数据进行处理。由于有限元软件导出的数据量很大,如果对这些数据进行人工整理将增加大量的工作量,所以作者在研究过程中,针对导出数据的特点编写了一个Vb数据处理程序,使数据处理工作得到大大简化。 3) 在上述建立的软件包的基础上,对基于Halbach阵列的盘式无铁心永磁同步电机进行了一系列系统分析,其中包括三维开域磁场分析、永磁体厚度对电机气隙磁密的影响及分析、永磁体宽度变化时气隙磁场分析、采用不同角度Halbach阵列时的气隙磁密分析、不同半径处气隙磁密分析,为在电机设计过程中永磁体的设计提供了依据。 4) 在对盘式无铁心永磁同步电机磁场进行详尽的分析的基础之上,本文提出了对该电机的新设计方案,并就此方案进行了建模分析,结果表明,此新方案所得到的气隙磁密比原结构的气隙磁密更为理想。此外,还对新模型从定性的角度进行了涡流损耗分析,分析表明其结构有利于减小涡流损耗。
上传时间: 2013-04-24
上传用户:牧羊人8920
瑞泰开发板ICETEK-DM642的实验例程 实验5.1:发光二极管的显示编程––––––––––––––––––– 85 实验5.2:定时器控制发光二极管的显示–––––––––––––––– 90 实验5.3:音频输出––––––––––––––––––––––––– 94 实验5.4:BSL 测试––––––––––––––––––––––––– 97 实验5.5:FLASH 烧写和程序自启动(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本图象算法实现–––––––––––104 实验5.6---实验5.19:视频驱动程序应用––––––––––––––––104 实验5.20:视频图像处理-取反––––––––––––––––––––122 实验5.21:视频图像处理-直方图统计–––––––––––––––––124 实验5.22:视频图像处理-直方图均衡化增强––––––––––––––126 实验5.23:视频图像处理-中值滤波–––––––––––––––––– 129 实验5.24:视频图像处理-边缘检测(Sobel 算子)––––––––––––132 实验5.25:视频图像处理-傅立叶变换––––––––––––––––– 136 实验5.26:视频图像处理-彩色空间变换–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 实现OSD 功能及图象算法–––– 144 实验5.27---实验5.30:视频图像与图形的叠加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的复杂图象算法实现––––––––––– 148 实验5.31:视频图像处理-H.263 编码解码––––––––––––––––148 实验5.32:视频图像处理-JPEG2 编码解码–––––––––––––––153 实验5.33:视频图像处理-MPEG2 编码解码–––––––––––––––157 实验5.34:视频图像处理-运动图像检测––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的图象网络算法实现–––––––––––166 实验5.35:视频图像处理-JPEG 网络摄像机–––––––––––––––166 实验5.36:视频图像处理-双路JPEG 网络摄像机–––––––––––––170 实验5.37:视频图像处理-视频网络服务器––––––––––––––– 174 实验5.38:视频图像处理-视频网络客户端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的语音算法实现:–––––––––––––184 实验5.39:语音处理-数字回声–––––––––––––––––––– 184 实验5.40:语音处理-滤波处理–––––––––––––––––––– 187 实验5.41:语音处理-滤波处理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位机通讯实验–––––––––––– 191 实验5.42:通信-异步串口––––––––––––––––––––––191 实验5.43:通信-PCI 总线–––––––––––––––––––––– 194 实验 5.44:视频图像处理-生成图像文件–––––––––––––––– 198
上传时间: 2013-05-31
上传用户:zxianyu
随着数字化技术的飞速发展,数字视频信号的传输技术更是受到人们的关注。相比较其它类型的信息传输如文本和数据,视频通信需要占用更多的带宽资源,因此为了实现在带宽受限的条件下的传输,视频源必须经过大量压缩。尽管现在的网络状况不断地改善,但相对与快速增长的视频业务而言,网络带宽资源仍然是远远不够的。2003年3月,新一代视频压缩标准H.264/AVC的推出,使视频压缩研究进入了一个新的层次。H.264标准中包含了很多先进的视频压缩编码方法,与以前的视频编码标准相比具有明显的进步。在相同视觉感知质量的情况下,H.264的编码效率比H.263提高了一倍左右,并且有更好的网络友好性。然而,高编码压缩率是以很高的计算复杂度为代价的,H.264标准的计算复杂度约为H.263的3倍,所以在实际应用中必须对其算法进行优化以减低其计算复杂度。 @@ 本文首先介绍了H.264标准的研究背景,分析了国内外H.264硬件系统的研究现状,并介绍了本文的主要工作。 @@ 接着对H.264编码标准的理论知识、关键技术分别进行了介绍。 @@ 对H.264块匹配运动估计算法进行研究,对经典的块匹配运动估计算法通过对比分析,三步、二维等算法在搜索效率上优于全搜索算法,而全搜索算法在数据流的规则性和均匀性有着自己的优越性。 @@ 针对块匹配运动估计全搜索算法的VLSI结构的特点,提出改进的块匹配运动估计全搜索算法。本文基于对数据流的分析,对硬件寻址进行了研究。通过一次完整的全搜索数据流分析,改进的块匹配运动估计算法在时钟周期、PE资源消耗方面得到优化。 @@ 最后基于FPGA平台对整像素运动估计模块进行了研究。首先对运动估计模块结构进行了功能子模块划分;然后对每个子模块进行设计和仿真和对整个运动估计模块进行联合仿真验证。 @@关键词:H.264;FPGA;QuartusⅡ;帧间预测;运动估计;块匹配
上传时间: 2013-04-24
上传用户:zttztt2005
随着电子工业应用领域需求的增长,要实现复杂程度较高的数字电子系统,对数据处理能力提出越来越高的要求。定点运算已经很难满足高性能数字系统的需要,而浮点数相对于定点数,具有表述范围宽,有效精度高等优点,在航空航天、遥感、机器人技术以及涉及指数运算和信号处理等领域有着广泛的应用。对浮点运算的要求主要体现在两个方面:一是速度,即如何快速有效的完成浮点运算;二是精度,即浮点运算能够提供多少位的有效数字。 计算机性价比的提高以及可编程逻辑器件的出现,对传统的数字电子系统设计方法进行了变革。FPGA(Field Programmable Gate Array,现场可编程门阵列)让设计师通过设计芯片来实现电子系统的功能,将传统的固件选用及电路板设计工作放在芯片设计中进行。FPGA可以完成极其复杂的时序与组合逻辑电路功能,适用于高速、高密度,如运算器、数字滤波器、二维卷积器等具有复杂算法的逻辑单元和信号处理单元的逻辑设计领域。 鉴于FPGA技术的特点和浮点运算的广泛应用,本文基于FPGA将浮点运算结合实际应用设计一个触摸式浮点计算器,主要目的是通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能。 (1)给出系统的整体框架设计和各模块的实现,包括芯片的选择、各模块之间的时序以及控制、每个运算模块详细的工作原理和算法设计流程; (2)通过VHDL语言编程来实现浮点数的加减、乘除和开方等基本运算功能; (3)在Xilinx ISE环境下,对系统的主要模块进行开发设计及功能仿真,验证了基于FPGA的浮点运算。
上传时间: 2013-04-24
上传用户:咔乐坞
图像显示器是人类接受外部信息的重要手段之一。而立体显示则能再现场景的三维信息,提供场景更为全面、详实的信息,在医学、军事、娱乐具有广泛的应用前景。而现有的3D立体显示设备价格都比较贵,基于此,本人研究了基于SDRAM存储器和FPGA处理器的3D头盔显示设备并且设计出硬件和软件系统。该系统图像效果好,并且价格成本便宜,从而具有更大的实用性。本文完成的主要工作有三点: 1.设计了基于FPGA处理器和SDRAM存储器的3D头盔显示器。该方案有别于现有的基于MCU、DSP和其它处理芯片的方案。本方案能通过线性插值算法把1024×768的分辨率变成800×600的分辨率,并能实现120HZ图像刷新率,采用SDRAM作为高速存储器,并且采用乒乓操作,有别于其它的开关左右眼视频实现立体图像。在本方案中每时每刻都是左右眼视频同时输出,使得使用者感觉不到视频图像有任何闪烁,减轻眼睛疲劳。本方案还实现了图像对比对度调节,液晶前照光调节(调节输出脉冲的占空比),立体图像源自动识别,还有人性化的操作界面(OSD)功能。 2.完成了该系统的硬件平台设计和软件设计。从便携性角度考虑,尽量减小PCB板面积,给出了它们详细的硬件设计电路图。完成了FPGA系统的设计,包括系统整体分析,各个模块的实现原理和具体实现的方法。完成了单片机对AD9883的配置设计。 3.完成了本方案的各项测试和调试工作,主要包括:数据采集部分测试、数据存储部分测试、FPGA器件工作状态测试、以电脑显示器作为显示器的联机调试和以HX7015A作为显示器的联机调试,并且最终调试通过,各项功能都满足预期设计的要求。实验和分析结果论证了系统设计的合理性和使用价值。 本文的研究与实现工作通过实验和分析得到了验证。结果表明,本文提出的由FPGA和SDRAM组成的3D头盔显示系统完全可以实现高质量的立体视觉效果,从而可以将该廉价的3D头盔显示系统用于我国现代化建设中所需要的领域。
上传时间: 2013-07-16
上传用户:xiaoxiang
现代通信朝着全网IP化的进程逐步发展,越来越多的通信需要IP路由查找;同时光纤技术的发展,使得比特速率达到了20Gbps,路由技术成了整个通信系统的瓶颈,迫切需要一种具有高查找性能,低成本的路由算法,能够适应大规模应用。 本文研究了一种高性能、低成本的路由算法。在四分支并行路由查找算法的基础上,实现了双分支并行,每个分支流水查找的16-8-8路由算法。该算法由三级表构成,长度小于16的前缀通过扩展成为长度16的前缀存储在第一级表中;长度小于24位的前缀通过扩展成为长度24的前缀存储在前两级表中;长度大于24的前缀则通过专门的存储空间进行存储。将IP路由的二维查找转化为一维精确查找,每次查找最多访问存储器3次,就可以查得下一跳的路由信息。使用Verilog语言实现了本文提出的算法,并对算法进行了功能仿真。为了实现低成本,该算法采用了FPGA和SSRAM的硬件结构实现。 功能仿真表明本文设计的算法查找速度能适应20Gbps的接口转发速率。
上传时间: 2013-04-24
上传用户:金宜
在数字通信中,采用差错控制技术(纠错码)是提高信号传输可靠性的有效手段,并发挥着越来越重要的作用。纠错码主要有分组码和卷积码两种。在码率和编码器复杂程度相同的情况下,卷积码的性能优于分组码。 卷积码的译码方法主要有代数译码和概率译码。代数译码是基于码的代数结构;而概率译码不仅基于码的代数结构,还利用了信道的统计特性,能充分发挥卷积码的特点,使译码错误概率达到很小。 卷积码译码器的设计是由高性能的复杂译码器开始的,对于概率译码最初的序列译码,随着译码约束长度的增加,其译码错误概率可达到非常小。后来慢慢地向低性能的简单译码器演化,对不太长的约束长度,维特比(Viterbi)算法是非常实用的。维特比算法是一种最大似然的译码方法。当编码约束度不太大(小于等于10)或者误码率要求不太高(约10-5)时,Viterbi译码算法效率很高,速度很快,译码器也较简单。 目前,卷积码在数传系统,尤其是在卫星通信、移动通信等领域已被广泛应用。 本论文对卷积码编码和Viterbi译码的设计原理及其FPGA实现方案进行了研究。同时,将交织和解交织技术应用于编码和解码的过程中。 首先,简要介绍了卷积码的基础知识和维特比译码算法的基本原理,并对硬判决译码和软判决译码方法进行了比较。其次,讨论了交织和解交织技术及其在纠错码中的应用。然后,介绍了FPGA硬件资源和软件开发环境Quartus Ⅱ,包括数字系统的设计方法和设计规则。再有,对基于FPGA的维特比译码器各个模块和相应算法实现、优化进行了研究。最后,在Quartus Ⅱ平台上对硬判决译码和软判决译码以及有无交织等不同情况进行了仿真,并根据仿真结果分析了维特比译码器的性能。 分析结果表明,系统的误码率达到了设计要求,从而验证了译码器设计的可靠性,所设计基于FPGA的并行Viterbi译码器适用于高速数据传输的场合。
上传时间: 2013-04-24
上传用户:tedo811