虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

12.<b>04</b>

  • verilog testbench设计技巧和策略

    verilog testbench设计技巧和策略

    标签: testbench verilog 设计技巧 策略

    上传时间: 2013-12-24

    上传用户:cylnpy

  • PADS BlazeRouter功能简介之交互式高速PCB设计

    PADS高级教程,PADS BlazeRouter功能简介之交互式高速PCB设计。 „ BlazeRouter设计环境

    标签: BlazeRouter PADS PCB 交互式

    上传时间: 2013-11-12

    上传用户:hn891122

  • Protel常见封装形式

    Protel常见封装形式 比较齐

    标签: Protel 封装

    上传时间: 2013-12-20

    上传用户:shinesyh

  • Time Quest笔记-FPGA的开发流程

    本文详细介绍了有关FPGA的开发流程,对初学者会有很大的指导作用。

    标签: Quest Time FPGA 开发流程

    上传时间: 2013-11-12

    上传用户:lps11188

  • WIN7操作系统下,protel99se添加元件库的操作方法

    WIN7操作系统下,protel99se添加元件库的操作方法

    标签: protel WIN7 99 se

    上传时间: 2013-10-12

    上传用户:s蓝莓汁

  • 基于FPGA的LVDS高速数据通信卡设计

    基于FPGA、PCI9054、SDRAM和DDS设计了用于某遥测信号模拟源的专用板卡。PCI9054实现与上位机的数据交互,FPGA实现PCI本地接口转换、数据接收发送控制及DDS芯片的配置。通过WDM驱动程序设计及MFC交互界面设计,最终实现了10~200 Mbit·s-1的LVDS数据接收及10~50 Mbit·s-1任意速率的LVDS数据发送。

    标签: FPGA LVDS 高速数据 通信卡

    上传时间: 2013-12-24

    上传用户:zhangchu0807

  • XAPP953-二维列序滤波器的实现

      This application note describes the implementation of a two-dimensional Rank Order filter. Thereference design includes the RTL VHDL implementation of an efficient sorting algorithm. Thedesign is parameterizable for input/output precision, color standards, filter kernel size,maximum horizontal resolution, and implementation options. The rank to be selected can bemodified dynamically, and the actual horizontal resolution is picked up automatically from theinput synchronization signals. The design has a fully synchronous interface through the ce, clk,and rst ports.

    标签: XAPP 953 二维 滤波器

    上传时间: 2013-12-14

    上传用户:逗逗666

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml

  • 功率驱动输出技术

    功率驱动输出技术

    标签: 功率驱动 输出

    上传时间: 2013-12-25

    上传用户:yupw24

  • 正泰JD-501S数显智能型电动机保护

    正泰JD-501S数显智能型电动机保护

    标签: 501 JD 数显

    上传时间: 2013-12-23

    上传用户:二十八号