虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

0.96寸<b>oLED</b>并口驱动显示

  • 图的深度遍历

    图的深度遍历,输出结果为(红色为键盘输入的数据,权值都置为1): 输入顶点数和弧数:8 9 输入8个顶点. 输入顶点0:a 输入顶点1:b 输入顶点2:c 输入顶点3:d 输入顶点4:e 输入顶点5:f 输入顶点6:g 输入顶点7:h 输入9条弧. 输入弧0:a b 1 输入弧1:b d 1 输入弧2:b e 1 输入弧3:d h 1 输入弧4:e h 1 输入弧5:a c 1 输入弧6:c f 1 输入弧7:c g 1 输入弧8:f g 1 深度优先遍历: a b d h e c f g 程序结束.

    标签:

    上传时间: 2016-04-04

    上传用户:lht618

  • 本项目是针对中小型企业人事信息管理系统而设计的。它是利用Visual Basic 6.0为主要开发工具

    本项目是针对中小型企业人事信息管理系统而设计的。它是利用Visual Basic 6.0为主要开发工具,并结合SQL SERVER 2000和ADO数据库技术开发而成的C/S结构模式MIS系统。本文主要论述了可行性分析、需求分析,软件系统概要设计,数据库设计、详细设计过程、编码和软件测试与调试,以及软件使用方法等,并在此基础上做开发总结。

    标签: Visual Basic 6.0 项目

    上传时间: 2016-04-26

    上传用户:璇珠官人

  • 输入四个点

    输入四个点,判断此四点是否可形成一个平行四边形。 程序中描述了一个抽象数据类型Vector2D,表示一个向量。具有(x,y)两个值。其本身具有减另一个向量(minus(Vector2D)),判断自身是否为零向量(iszero()),与另一个向量对应值y,x乘积之差(inner(Vector2D))。由于两个向量平行,则乘积之差x1*y2-x2*y1=0。点A,B,C,D四点组成平行四边形的条件是AB//CD,BC//DA且各个向量皆不为零向量。 首先声明四个向量。向量i获得值的方法是由getPoint(int i)获得。然后根据Vector2D重载后的toString()函数将各个向量输出查看。最后判断此四点是否可组成平行四边行。

    标签: 输入

    上传时间: 2016-04-30

    上传用户:qq521

  • 仿真标准串口

    仿真标准串口,用于升级原串口外围设备,或者通过USB 增加额外串口。 ● 计算机端Windows 操作系统下的串口应用程序完全兼容,无需修改。 ● 硬件全双工串口,内置收发缓冲区,支持通讯波特率50bps~2Mbps。 ● 支持5、6、7 或者8 个数据位,支持奇校验、偶校验、空白、标志以及无校验。 ● 支持串口发送使能、串口接收就绪等传输速率控制信号和MODEM 联络信号。 异步串口/RS232/RS485/RS422 转换并口打印机为USB 打印机 EPP 并口和MEM 并口 常用的2 线和4 线同步串口 DD+ 计算机 或者 其它 USB 主机 CH341 转接芯片 CH341 中文手册(一) 2 ● 通过外加电平转换器件,提供RS232、RS485、RS422 等接口。 ● 支持以标准的串口通讯方式间接地访问CH341 外挂的串行EEPROM 存储器。

    标签: 仿真 串口 标准

    上传时间: 2013-11-29

    上传用户:15736969615

  • 利用单片机AT89S51和ADC0809对直流电压0~5V进行采集

    利用单片机AT89S51和ADC0809对直流电压0~5V进行采集,并可在LCD或LED上进行显示,可以显示电压值的小数点后两位。本设计选用LED进行显示

    标签: 0809 89S ADC S51

    上传时间: 2014-01-22

    上传用户:曹云鹏

  • :介绍了一种较为通用的PCI接口卡的硬件结构

    :介绍了一种较为通用的PCI接口卡的硬件结构,说明了硬件设计的几种可行性方案和硬件 设计时需要注意的问题,同时详细地阐述了PCI设备WDM驱动程序开发的基本方法,比较了几种 常用开发工具的优缺点,并对驱动程序中的PCI设备I/0端口与存储器的读写、中断处理以及应用 程序与驱动程序之间多种通信方式作了详细的介绍。

    标签: PCI 接口卡 硬件结构

    上传时间: 2014-01-06

    上传用户:yzhl1988

  • KX_DVP3F型FPGA应用板/开发板(全套)包括:  CycloneII系列FPGA EP2C8Q208C8 40万们

    KX_DVP3F型FPGA应用板/开发板(全套)包括:  CycloneII系列FPGA EP2C8Q208C8 40万们,含20M-270MHz锁相环2个。  RS232串行接口;VGA视频口  高速SRAM 512KB。可用于语音处理,NiosII运行等。  配置Flash EPCS2, 10万次烧写周期 。  isp单片机T89S8253:MCS51兼容单片机,12KB在系统可编程Flash ROM,10万次烧 写周期;2KB在系统可编程EEPROM,10万次烧写周期;2.7V-5.5V工作电压;0-24MHz 工作时钟;  2数码管显示器、20MHz时钟源(可通过FPGA中的锁相环倍频);  液晶显示屏(20字X4行);  工作电源5V、3.3V、1.2V混合电压源,良好电磁兼容性主板。  配套示例程序、资料、编程软件光盘等。  4X4键盘,4普通按键,8可锁按键,8发光管  BlasterMV编程下载器和并口通信线,可完成FPGA编程下载和isp单片机的编程。KX_DV3F开发板的源程序

    标签: FPGA CycloneII KX_DVP 61592

    上传时间: 2014-01-08

    上传用户:aa17807091

  • S3C2440A的windows ce 5.0 bsp包

    S3C2440A的windows ce 5.0 bsp包,支持3串口,注册表存储

    标签: S3C2440A windows 5.0 bsp

    上传时间: 2016-10-12

    上传用户:13517191407

  • 设计并调试好一个VGA彩条信号发生器

    设计并调试好一个VGA彩条信号发生器,并用EDA实验开发系统(拟采用的实验芯片的型号可选Altera的MAX7000系列的 EPM7128 CPLD ,FLEX10K系列的EPF10K10LC84-3 FPGA, ACEX1K系列的 EP1K30 FPGA,Xinlinx 的XC9500系列的XC95108 CPLD,Lattice的ispLSI1000系列的1032E CPLD)进行硬件验证。 设计思路 由系统提供的时钟源引入扫描信号,根据VGA彩色显示器的工作原理,设计出各种颜色编码和行场扫描信号。将并口线从计算机并口与CPLD/FPGA适配板连接好,然后将VGA接口与彩色显示器连接好,彩条信号就可以在显示器中产生,通过按键可以改变产生彩条的方式,共六种彩条信号,两种横彩条,两种竖彩条,两种棋盘格。本实验运用层次化设计出VGA彩条信号发生器,由行场信号模块模块和彩条信号发生模块构成,彩条信号发生器的顶层原理图如图10.7 所示.

    标签: VGA 调试 信号发生器

    上传时间: 2016-12-27

    上传用户:manking0408

  • 对于MSP430F169

    对于MSP430F169,采用单通道单次转换方式,对接口板上的一路模拟信号P6.0(0~3.3V可调电压)进行A/D转换,并将12位转换结果通过串口发到PC机,由PC机的串口助手显示出来。

    标签: 430F F169 MSP 430

    上传时间: 2014-12-03

    上传用户:kristycreasy