影响FPGA设计中时钟因素的探讨,能帮组FPGA的设计
上传时间: 2013-08-05
上传用户:wkxiian
异步FIFO是用来适配不同时钟域之间的相位差和频率飘移的重要模块。本文设计的异步FIFO采用了格雷(GRAY)变换技术和双端口RAM实现了不同时钟域之间的数据无损传输。该结构利用了GRAY变换的特点,使得整个系统可靠性高和抗干扰能力强,系统可以工作在读写时钟频率漂移达到正负300PPM的恶劣环境。并且由于采用了模块化结构,使得系统具有良好的可扩充性。
上传时间: 2013-08-08
上传用户:13817753084
基于FPGA和PLL的函数信号发生器时钟部分的实现
上传时间: 2013-08-08
上传用户:xzt
大型设计中FPGA的多时钟设计策略,希望有需要的人喜欢
上传时间: 2013-08-14
上传用户:zhichenglu
VHDL语言编写的时钟显示代码,简短而又易懂,个人觉得很不错
上传时间: 2013-08-19
上传用户:bpgfl
针对高频感应加热电源中用传统的模拟锁相环跟踪频率所存在的问题,提出一种非常适合于高频感应加热的\r\n新型的数字锁相环。使用FPGA 内底层嵌入功能单元中的数字锁相环74HCT297 ,并添加少量的数字电路来实现。最后利\r\n用仿真波形验证该设计的合理性和有效性。整个设计负载范围宽、锁相时间短,现已成功应用于100 kHz/ 30 kW 的感应加\r\n热电源中。
上传时间: 2013-08-22
上传用户:nairui21
FPGA异步时钟设计中的同步策略,需要
上传时间: 2013-08-23
上传用户:540750247
通过fpga产生时钟的VHDL源码,QII7.1下调试通过
上传时间: 2013-08-24
上传用户:wtrl
附件中资料时模拟时钟方面的信息,可用单片机仿真软件仿真。
上传时间: 2013-08-26
上传用户:marten
基于FPGA的新型数据位同步时钟提取(CDR)实现方法
上传时间: 2013-08-28
上传用户:huyahui