虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速数字设计

高速数字设计》是2010年电子工业出版社出版的图书,作者约翰逊·格雷厄姆。[1]
  • 相控阵雷达导引头捷联去耦数字平台设计

    相控阵雷达导引头是未来导引头发展的一个重要领域,为了消除弹体扰动对导引头测量误差的影响,实现相控阵雷达导引头的捷联去耦,设计了一种相控阵雷达导引头捷联去耦数字平台,采用基于四元数法求取弹体的姿态角,采用相控阵雷达导引头波束扫描稳定算法实现对波束扫描误差的补偿,达到导引头捷联去耦的目的,并在MATLAB中对四元数法和波束扫描稳定算法进行了仿真验证,取得了较好的去耦效果,该相控阵雷达导引头捷联去耦数字平台具有原理简单、算法运算量小和去耦效率高的特点

    标签: 相控阵雷达 导引头 去耦 捷联

    上传时间: 2013-10-21

    上传用户:Tracey

  • 某型导弹飞控系统遥测信息接收装置设计

    根据某型导弹飞控系统遥测信息的测试要求,该遥测信息接收装置设计采用全时段、全数据接收的原则。数字遥测信息接收单元以单片机为核心,提高了测试板对数据的自主处理能力;模拟遥测信息接收单元通过信号隔离,减少了设备对产品的影响,高速A/D采集保证了信号测试精度;大容量FIFO实现了数据全时段接收,图谱分析使数据分析及故障甄别更简易准确。

    标签: 导弹飞控系统 遥测信息 接收 装置

    上传时间: 2013-12-17

    上传用户:vodssv

  • 单片式nRF24Z1的2.4GHz CD音质无线数字耳机参考设计

    单片式nRF24Z1的2.4GHz CD音质无线数字耳机参考设计,经典设计

    标签: nRF 2.4 24Z GHz

    上传时间: 2013-10-14

    上传用户:wpwpwlxwlx

  • 数字滤波器的原理和设计方法

    数字滤波器的原理和设计方法

    标签: 数字滤波器 设计方法

    上传时间: 2013-10-11

    上传用户:003030

  • 基于三网融合的数字家庭媒体中心设计

      设计了一款基于三网融合的数字家庭媒体中心。采用SMP8644 做高清解码与系统控制,配备UTI 机卡分离的有线数字电视(DVB-C)接收模块、e 家佳家庭子网控制模块、CBHD 蓝光光头机芯和前端处理模块以及一些外围接口,通过SATA 接口可内置或外挂大容量硬盘,通过10/100 Mbit/s 以太网卡和WiFi 无线网卡,可以上网连接固定网站,并实现与数字家庭子网中的计算机、移动媒体终端及其他设备互连,实现资源共享。通过外接CVBS 摄像头和传声器,可扩展支持视频通话。通过UART 接口外接TD-SCDMA 模块,可进行3G 数据通信。对构成的硬件、软件系统做了简要介绍。

    标签: 三网融合 数字家庭 媒体中心

    上传时间: 2013-11-14

    上传用户:xinyuzhiqiwuwu

  • 高速互连 (第9版本)

    美信公司的高速互连 (第9版本) 资料,主要内容有: 3mm x 3mm串行器支持微型安全摄像机设计 .2吉比特、多端口、LVDS交叉点开关,有效降低系统成本 ...318位、智能型双向LVDS SerDes,无需CAN或LIN接口 .....4带有LVDS系统接口的GMSL SerDes,电路板尺寸缩减50% ....5GMSL SerDes提供完备的数字视频、音频和控制数据支持 6利用HDCP GMSL SerDes实现安全的数据传输 ....7降低汽车导航系统的EMI和成本 ....821位、直流平衡LVDS解串器,可编程扩频 .....9选型指南 ....10

    标签: 高速互连 版本

    上传时间: 2014-12-05

    上传用户:athjac

  • 基于嵌入式Linux的数字视频录像机的设计与实现

    基于嵌入式L inux 的数字视频录像机的设计与实现

    标签: Linux 嵌入式 数字视频 录像机

    上传时间: 2013-11-16

    上传用户:zsjinju

  • 嵌入式数字存储示波器设计

    提出了一种基于FPGA和STM32的嵌入式数字存储示波器设计,以STM32为控制核心,FPGA作为数据采集和处理模块,完成了对外部信号的采集和传输,实现了存储示波器数据处理和显示的功能。

    标签: 嵌入式 数字存储示 波器设计

    上传时间: 2013-11-03

    上传用户:猫爱薛定谔

  • 基于多DSP的高速通用并行处理系统研究与设计

     介绍了一种基于多DSP的并行处理系统设计与实现,以及其在分布式雷达组网航迹融合中的实际应用。重点介绍了该系统由1块系统主板和4块TS201处理板卡组成的原理和结构,即系统内主板与处理板卡的板级并行设计、单块板卡多DSP并行结构的设计、板级间,单块板卡内传输通道的设计。通过具体应用说明,该多DSP并行处理系统充分体现了航迹融合的实时、高速特性,作为硬件处理平台具备高速、通用的特点。

    标签: DSP 并行处理 系统研究

    上传时间: 2014-09-01

    上传用户:671145514

  • 基于单片机及CPLD的数字存储示波器的研究与设计

    基于单片机及CPLD的数字存储示波器的研究与设计

    标签: CPLD 单片机 数字存储示波器

    上传时间: 2014-01-02

    上传用户:13033095779