虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速数字设计

高速数字设计》是2010年电子工业出版社出版的图书,作者约翰逊·格雷厄姆。[1]
  • 基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

    基于TMS320C6713和FPGA的高速实时采集系统的设计与实现

    标签: C6713 320C 6713 FPGA

    上传时间: 2014-12-28

    上传用户:几何公差

  • 基于DSP的数字音频均衡器设计

    文中提出了一种基于ADSP-BF533硬件平台的数字音频均衡器设计,其音频处理算法包括谱分析和均衡算法。经过测试表明,该系统可达到理想的音频均衡效果,用户可对各种音效进行选择和自定义音效。

    标签: DSP 数字音频 均衡器

    上传时间: 2014-12-28

    上传用户:yzhl1988

  • 基于DSP Builder数字信号处理器的FPGA设计

    针对使用硬件描述语言进行设计存在的问题,提出一种基于FPGA并采用DSP Builder作为设计工具的数字信号处理器设计方法。并按照Matlab/Simulink/DSP Builder/QuartusⅡ设计流程,设计了一个12阶FIR 低通数字滤波器,通过Quartus 时序仿真及嵌入式逻辑分析仪SignalTapⅡ硬件测试对设计进行了验证。结果表明,所设计的FIR 滤波器功能正确,性能良好。 Abstract:  Aiming at the problems in designing DSP using HDL,a method of designing DSP based on FPGA which using DSP Builder as designed tool is pointed out.A 12-order low-pass FIR digital filter was designed according to the process of Matlab/Simulink/DSP Builder/QuartusⅡ, and the design was verified by the timing simulation based on QuartusⅡand practical test based on SignalTapⅡ. The result shows the designed filter is correct in function and good in performance.

    标签: Builder FPGA DSP 数字信号处理器

    上传时间: 2013-11-17

    上传用户:lo25643

  • 基于DSP56F803的数字低中频软件电台的设计

    采用面向控制的Motorola DSP控制器DSP56F803,构建了一种廉价而实用的数字低中频软件电台,实现了该电台在AM、FM、SSB和FSK 4种调制方式下的互通.详细阐述了DSP56F803在构建软件电台中的设计思路和应用技巧,并给出了具体的软硬件方案.

    标签: F803 DSP 56F 803

    上传时间: 2013-10-24

    上传用户:libinxny

  • 数字陷波器的设计

    陷波器是无限冲击响应(IIR)数字滤波器,该滤波器可以用以下常系数线性差分方程表示:ΣΣ==−−−=MiNiiiinybinxany01)()()( (1)式中: x(n)和y(n)分别为输人和输出信号序列;和为滤波器系数。 iaib对式(1)两边进行z变换,得到数字滤波器的传递函数为: ΠΠΣΣ===−=−−−==NiiMiiNiiiMiiipzzzzbzazH1100)()()( (2)式中:和分别为传递函数的零点和极点。 izip由传递函数的零点和极点可以大致绘出频率响应图。在零点处,频率响应出现极小值;在极点处,频率响应出现极大值。因此可以根据所需频率响应配置零点和极点,然后反向设计带陷数字滤波器。考虑一种特殊情况,若零点在第1象限单位圆上,极点在单位圆内靠近零点的径向上。为了防止滤波器系数出现复数,必须在z平面第4象限对称位置配置相应的共轭零点、共轭极点。 izip∗iz∗ip这样零点、极点配置的滤波器称为单一频率陷波器,在频率ωo处出现凹陷。而把极点设置在零的的径向上距圆点的距离为l-μ处,陷波器的传递函数为: ))1()()1(())(()(2121zzzzzzzzzHμμ−−−−−−= (3)式(3)中μ越小,极点越靠近单位圆,则频率响应曲线凹陷越深,凹陷的宽度也越窄。当需要消除窄带干扰而不能对其他频率有衰减时,陷波器是一种去除窄带干扰的理想数字滤波器。当要对几个频率同时进行带陷滤波时,可以按(2)式把几个单独频率的带陷滤波器(3)式串接在一起。一个例子:设有一个输入,它

    标签: 数字 陷波器

    上传时间: 2013-10-18

    上传用户:uuuuuuu

  • quartus ii 数字钟设计

    quartus ii 数字钟设计 东南大学大二电路实验验收资料

    标签: quartus ii 数字钟设计

    上传时间: 2013-10-14

    上传用户:diets

  • NiosⅡ和USB接口的高速数据采集卡设计

    基于fpga的高速数据采集卡设计制作

    标签: Nios USB 接口 高速数据

    上传时间: 2014-12-28

    上传用户:cx111111

  • 基于FPGA的八通道超声探伤系统设计

    文中提出了一种基于FPGA的八通道超声探伤系统设计方案。该系统利用低功耗可变增益运放和八通道ADC构成高集成度的前端放大和数据采集模块;采用FPGA和ARM作为数字信号处理的核心和人机交互的通道。为了满足探伤系统实时、高速的要求,我们采用了硬件报警,缺陷回波峰值包络存储等关键技术。此外,该系统在小型化和数字化方面有显著提高,为便携式多通道超声检测系统设计奠定基础

    标签: FPGA 八通道 超声探伤 系统设计

    上传时间: 2013-11-07

    上传用户:xaijhqx

  • 基于FPGA数字电压表的设计报告

    基于FPGA数字电压表的设计   EDA是电子设计自动化(Electronic Design Automation)的缩写,在20世纪60年代中期从计算机辅助设计(CAD)、计算机辅助制造(CAM)、计算机辅助测试(CAT)和计算机辅助工程(CAE)的概念发展而来的。 EDA技术就是以计算机为工具,设计者在EDA软件平台上,用硬件描述语言VHDL完成设计文件,然后由计算机自动地完成逻辑编译、化简、分割、综合、优化、布局、布线和仿真,直至对于特定目标芯片的适配编译、逻辑映射和编程下载等工作。本电压表的电路设计正是用VHDL语言完成的 。此次设计采用的是Altera公司 的Quartus II 7.0软件。本次设计的参考电压为2.5V,精度为0.01V。此电压表的设计特点为通过软件编程下载到硬件实现,设计周期短,开发效率高。

    标签: FPGA 数字电压表 报告

    上传时间: 2013-11-24

    上传用户:无聊来刷下

  • 基于Quartus II FPGA/CPLD数字系统设计实例(VHDL源代码文件)

      本资料是关于基于Quartus II FPGA/CPLD数字系统设计实例(VHDL源代码文件),需要的可以自己下载。

    标签: Quartus FPGA CPLD VHDL

    上传时间: 2013-10-13

    上传用户:caiiicc