虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高速<b>数字设计</b>

  • 硬件工程师手册

    目 录 第一章 概述 3 第一节 硬件开发过程简介 3 §1.1.1 硬件开发的基本过程 4 §1.1.2 硬件开发的规范化 4 第二节 硬件工程师职责与基本技能 4 §1.2.1 硬件工程师职责 4 §1.2.1 硬件工程师基本素质与技术 5 第二章 硬件开发规范化管理 5 第一节 硬件开发流程 5 §3.1.1 硬件开发流程文件介绍 5 §3.2.2 硬件开发流程详解 6 第二节 硬件开发文档规范 9 §2.2.1 硬件开发文档规范文件介绍 9 §2.2.2 硬件开发文档编制规范详解 10 第三节 与硬件开发相关的流程文件介绍 11 §3.3.1 项目立项流程: 11 §3.3.2 项目实施管理流程: 12 §3.3.3 软件开发流程: 12 §3.3.4 系统测试工作流程: 12 §3.3.5 中试接口流程 12 §3.3.6 内部验收流程 13 第三章 硬件EMC设计规范 13 第一节 CAD辅助设计 14 第二节 可编程器件的使用 19 §3.2.1 FPGA产品性能和技术参数 19 §3.2.2 FPGA的开发工具的使用: 22 §3.2.3 EPLD产品性能和技术参数 23 §3.2.4 MAX + PLUS II开发工具 26 §3.2.5 VHDL语音 33 第三节 常用的接口及总线设计 42 §3.3.1 接口标准: 42 §3.3.2 串口设计: 43 §3.3.3 并口设计及总线设计: 44 §3.3.4 RS-232接口总线 44 §3.3.5 RS-422和RS-423标准接口联接方法 45 §3.3.6 RS-485标准接口与联接方法 45 §3.3.7 20mA电流环路串行接口与联接方法 47 第四节 单板硬件设计指南 48 §3.4.1 电源滤波: 48 §3.4.2 带电插拔座: 48 §3.4.3 上下拉电阻: 49 §3.4.4 ID的标准电路 49 §3.4.5 高速时钟线设计 50 §3.4.6 接口驱动及支持芯片 51 §3.4.7 复位电路 51 §3.4.8 Watchdog电路 52 §3.4.9 单板调试端口设计及常用仪器 53 第五节 逻辑电平设计与转换 54 §3.5.1 TTL、ECL、PECL、CMOS标准 54 §3.5.2 TTL、ECL、MOS互连与电平转换 66 第六节 母板设计指南 67 §3.6.1 公司常用母板简介 67 §3.6.2 高速传线理论与设计 70 §3.6.3 总线阻抗匹配、总线驱动与端接 76 §3.6.4 布线策略与电磁干扰 79 第七节 单板软件开发 81 §3.7.1 常用CPU介绍 81 §3.7.2 开发环境 82 §3.7.3 单板软件调试 82 §3.7.4 编程规范 82 第八节 硬件整体设计 88 §3.8.1 接地设计 88 §3.8.2 电源设计 91 第九节 时钟、同步与时钟分配 95 §3.9.1 时钟信号的作用 95 §3.9.2 时钟原理、性能指标、测试 102 第十节 DSP技术 108 §3.10.1 DSP概述 108 §3.10.2 DSP的特点与应用 109 §3.10.3 TMS320 C54X DSP硬件结构 110 §3.10.4 TMS320C54X的软件编程 114 第四章 常用通信协议及标准 120 第一节 国际标准化组织 120 §4.1.1 ISO 120 §4.1.2 CCITT及ITU-T 121 §4.1.3 IEEE 121 §4.1.4 ETSI 121 §4.1.5 ANSI 122 §4.1.6 TIA/EIA 122 §4.1.7 Bellcore 122 第二节 硬件开发常用通信标准 122 §4.2.1 ISO开放系统互联模型 122 §4.2.2 CCITT G系列建议 123 §4.2.3 I系列标准 125 §4.2.4 V系列标准 125 §4.2.5 TIA/EIA 系列接口标准 128 §4.2.5 CCITT X系列建议 130 参考文献 132 第五章 物料选型与申购 132 第一节 物料选型的基本原则 132 第二节 IC的选型 134 第三节 阻容器件的选型 137 第四节 光器件的选用 141 第五节 物料申购流程 144 第六节 接触供应商须知 145 第七节 MRPII及BOM基础和使用 146

    标签: 硬件工程师

    上传时间: 2013-05-28

    上传用户:pscsmon

  • 计PLD/FPGA时通常采用几种时钟类型

    无沦是用离散逻辑、可编程逻辑,还是用全定制硅器件实现的任何数字设计,为了成功地操\r\n作,可靠的时钟是非常关键的。设计不良的时钟在极限的温度、电压或制造工艺的偏差情况下将\r\n导致错误的行为,并且调试困难、花销很大。 在设计PLD/FPGA时通常采用几种时钟类型。时钟可\r\n分为如下四种类型:全局时钟、门控时钟、多级逻辑时钟和波动式时钟。多时钟系统能够包括上\r\n述四种时钟类型的任意组合。

    标签: FPGA PLD 时钟

    上传时间: 2013-09-04

    上传用户:yelong0614

  • Allegro(cadence)_EDA工具手册

    系统组成.......................................................................................................................................................... 31.1 库 ...................................................................................................................................................... 31.2 原理图输入 ...................................................................................................................................... 31.3 设计转换和修改管理 ....................................................................................................................... 31.4 物理设计与加工数据的生成 ........................................................................................................... 31.5 高速 PCB 规划设计环境.................................................................................................................. 32 Cadence 设计流程........................................................................................................................................... 33 启动项目管理器.............................................................................................................................................. 4第二章 Cadence 安装................................................................................................ 6第三章 CADENCE 库管理..................................................................................... 153.1 中兴EDA 库管理系统...................................................................................................................... 153.2 CADENCE 库结构............................................................................................................................ 173.2.1 原理图(Concept HDL)库结构:........................................................................................ 173.2.2 PCB 库结构:............................................................................................................................. 173.2.3 仿真库结构: ............................................................................................................................. 18第四章 公司的 PCB 设计规范............................................................................... 19第五章常用技巧和常见问题处理......................................................................... 19

    标签: Allegro cadence EDA

    上传时间: 2013-10-31

    上传用户:ligi201200

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625

  • 单片直接驱动数码管的计数器程序

      a_bit equ 20h ;个位数存放处   b_bit equ 21h ;十位数存放处   temp equ 22h ;计数器寄存器   star: mov temp,#0 ;初始化计数器   stlop: acall display   inc temp   mov a,temp   cjne a,#100,next ;=100重来   mov temp,#0   next: ljmp stlop   ;显示子程序   display: mov a,temp ;将temp中的十六进制数转换成10进制   mov b,#10 ;10进制/10=10进制   div ab   mov b_bit,a ;十位在a   mov a_bit,b ;个位在b   mov dptr,#numtab ;指定查表启始地址   mov r0,#4   dpl1: mov r1,#250 ;显示1000次   dplop: mov a,a_bit ;取个位数   MOVC A,@A+DPTR ;查个位数的7段代码   mov p0,a ;送出个位的7段代码

    标签: 直接驱动 数码管 计数器 程序

    上传时间: 2013-11-06

    上传用户:lx9076

  • 基于STC12C5408AD的记忆示波器

    主要介绍构成记忆示波器的STC12C5408AD增强型单片机8通道10位模数转换功能的设置、应用和具体的汇编程序设计,以及PC机串行通讯和图形显示的高速汇编程序的设计要点,并列举实例说明其应用效果。 Abstract:  The configuration, applications and the designs for? compiling program of the memorial oscillograph of 10 bits A/D conversation are introduced. It’s bases on STC12C5408AD 8? channels? single-chip? computer? in? enhancement? mode. It also recommends the devising essentials of high speed compiling program for PC serial communication and graphics display, lists examples to explain its effects in using.

    标签: C5408 5408 STC 12C

    上传时间: 2013-10-10

    上传用户:adada

  • labview中文教程

    第八章 labview的编程技巧     本章介绍局部变量、全局变量、属性节点和其他一些有助于提高编程技巧的问题,恰当地运用这些技巧可以提高程序的质量。   8.1 局部变量 严格的语法尽管可以保证程序语言的严密性,但有时它也会带来一些使用上的不便。在labview这样的数据流式的语言中,将变量严格地分为控制器(Control)和指示器(Indicator),前者只能向外流出数据,后者只能接受流入的数据,反过来不行。在一般的代码式语言中,情况不是这样的。例如我们有变量a、b和c,只要需要我们可以将a的值赋给b,将b的值赋给c等等。前面所介绍的labview内容中,只有移位积存器即可输入又可输出。另外,一个变量在程序中可能要在多处用到,在图形语言中势必带来过多连线,这也是一件烦人的事。还有其他需要,因此labview引入了局部变量。

    标签: labview 教程

    上传时间: 2013-10-27

    上传用户:xieguodong1234

  • Allegro(cadence)_EDA工具手册

    系统组成.......................................................................................................................................................... 31.1 库 ...................................................................................................................................................... 31.2 原理图输入 ...................................................................................................................................... 31.3 设计转换和修改管理 ....................................................................................................................... 31.4 物理设计与加工数据的生成 ........................................................................................................... 31.5 高速 PCB 规划设计环境.................................................................................................................. 32 Cadence 设计流程........................................................................................................................................... 33 启动项目管理器.............................................................................................................................................. 4第二章 Cadence 安装................................................................................................ 6第三章 CADENCE 库管理..................................................................................... 153.1 中兴EDA 库管理系统...................................................................................................................... 153.2 CADENCE 库结构............................................................................................................................ 173.2.1 原理图(Concept HDL)库结构:........................................................................................ 173.2.2 PCB 库结构:............................................................................................................................. 173.2.3 仿真库结构: ............................................................................................................................. 18第四章 公司的 PCB 设计规范............................................................................... 19第五章常用技巧和常见问题处理......................................................................... 19

    标签: Allegro cadence EDA

    上传时间: 2013-10-23

    上传用户:D&L37

  • 深入了解逻辑仪

    与许多电子检测与测量工具相同,逻辑分析仪是针对特定问题提供的解决方案。该工具能够帮助人们实施数字硬件故障检测,功能多样;同时,它还是设计数字电路的工程师必不可少的数字设计工具。逻辑分析仪用于涉及大量信号或复杂的触发器要求的数字测量。本文档将使您了解什么是逻辑分析仪,它如何工作。在逻辑分析仪简介部分中,我们首先关注数字示波器以及逻辑分析仪测量结果评估,随后学习简单逻辑分析仪的构造;拥有上述基础知识后,您将了解逻辑分析仪的重要功能以及针对特定应用时,分析仪为什么成为一种主要选择。

    标签: 逻辑仪

    上传时间: 2015-01-03

    上传用户:mickey008

  • USB接口工业控制板

    400Ksps 光电隔离 12 位32 通道AD 16 通道高速同步数字输入 16 通道数字输出 2通道12位DA输出 5 通道脉冲输入 工业控制型USB接口板RBH8273使用说明书 这是一款适合于工业现场的USB采集控制板。 本的模拟量输入、模拟量输出、开关量输入、开关量输出、脉冲量输入全部采用光电隔离技术,全面保护系统的安全性与可靠性,为该板在工业现场应用提供了条件,解决了USB总线在工业控制现场中的抗干扰问题。

    标签: USB 接口 工业 控制板

    上传时间: 2013-12-15

    上传用户:gai928943