虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

高性能模拟

  • 高性能数据采集系统设计与实现

    数据采集系统是将传感器输出的模拟信号进行采集,转换成数字信号,然后送入计算机进行处理,并按需要的形式输出处理结果的系统。随着计算机技术和电子信息技术的高速发展,数据采集结合先进的电子技术,已经能利用软件来处理大量测量数据。近年来,对于数据采集系统的要求与日俱增,数据采集系统有着非常良好的应用前景。如今的数据采集技术已渗透到分析仪器、医疗器械、雷达、通讯、等技术领域。 本论文在研究了USB总线技术的基础上,详细介绍了一个基于USB和FPFA技术的数据采集系统,包括硬件设计、固件设计、设备驱动程序设计和主机应用程序设计。在硬件设计部分,本文先介绍了数据采集芯片、FPGA以及USB2.0接口芯片FX2 CY7C68013的性能和特点,然后给出了具体的硬件设计方案;在固件设计部分,本文先介绍了FX2的固件架构,随后详细地介绍了CY7C68013GPIF接口模式的固件设计;在驱动程序开发部分,先引入了WDM驱动程序开发模型,然后介绍了本数据采集系统的USB设备驱动程序的设计;最后结合驱动程序完成了基于虚拟仪器LabVIEW的主机应用程序。

    标签: 性能 数据采集 系统设计

    上传时间: 2013-07-16

    上传用户:zjt20011220

  • 基于FPGA的三相六路信号发生器设计

    针对当前市场上流行的高性能三相信号发生器价格昂贵,性价比低的问题。本课题开发了一种输出精度较高,价格低廉的三相六路信号发生器。其中三路输出为电压信号,另外三路输出为电流信号,从而模拟三相交流电,应用于仪器的校...

    标签: FPGA 三相 信号发生器

    上传时间: 2013-05-19

    上传用户:时代电子小智

  • 在PC上用并行口模拟I2C总线的C源代码

    在微机上模拟I2C总线的设计,用并行口的D0(PIN2)模拟SCL信号,用D1(PIN3)模拟SDA信号。

    标签: I2C 并行口 模拟 总线

    上传时间: 2013-07-14

    上传用户:xuanchangri

  • 模拟I2C总线C51程序软件包

    模拟I2C总线C51程序软件包,详细的源代码及注释,基本上拿来就能用,源自周立功网站的资料。

    标签: I2C C51 模拟 总线

    上传时间: 2013-07-31

    上传用户:lgnf

  • TX-1C单片机学习板Proteus软件模拟版

    Proteus软件模拟版,需要自己安装好Proteus7.5,免费体验郭天翔 TX-1C 的51学习板,基本上教程的习题都能做。

    标签: Proteus TX 单片机学习板 软件模拟

    上传时间: 2013-07-26

    上传用户:225588

  • 模拟电子技术(1)童诗白

    模拟电子技术,是由清华大学教授华成英和童诗白主编,是国内最权威的模电教材。

    标签: 模拟电子技术

    上传时间: 2013-04-24

    上传用户:l254587896

  • 基于FPGA的模拟演示系统设计

    本文研究了基于FPGA的模拟演示系统,主要研究了其中FPGA控制板硬件设计、FPGA控制模块软件设计及上位机控制软件的设计。在目前的作战演示中,突出了形象、直观、易于分析战场形势的特点。   本文首先介绍了系统设计的背...

    标签: FPGA 模拟 演示系统

    上传时间: 2013-04-24

    上传用户:LIKE

  • 基于FPGA的ADC并行测试方法研究

    高性能ADC产品的出现,给混合信号测试领域带来前所未有的挑战。并行ADC测试方案实现了多个ADC测试过程的并行化和实时化,减少了单个ADC的平均测试时间,从而降低ADC测试成本。本文实现了基于FPGA的ADC并行测试方法。在阅读相关文献的基础上,总结了常用ADC参数测试方法和测试流程。使用FPGA实现时域参数评估算法和频域参数评估算法,并对2个ADC在不同样本数条件下进行并行测试。    本研究通过在FPGA内部实现ADC测试时域算法和频域算法相结合的方法来搭建测试系统,完成了音频编解码器WM8731L的控制模式接口、音频数据接口、ADC测试时域算法和频域算法的FPGA实现。整个测试系统使用Angilent33220A任意信号发生器提供模拟激励信号,共用一个FPGA内部实现的采样时钟控制模块。并行测试系统将WM8731.L片内的两个独立ADC的串行输出数据分流成左右两通道,并对其进行串并转换。然后对左右两个通道分别配置一个FFT算法模块和时域算法模块,并行地实现了ADC参数的评估算法。在样本数分别为128和4096的实验条件下,对WM8731L片内2个被测.ADC并行地进行参数评估,被测参数包括增益GAIN、偏移量OFFSET、信噪比SNR、信号与噪声谐波失真比SINAD、总谐波失真THD等5个常用参数。实验结果表明,通过在FPGA内配置2个独立的参数计算模块,可并行地实现对2个相同ADC的参数评估,减小单个ADC的平均测试时间。FPGA片内实时评估算法的实现节省了测试样本传输至自动测试机PC端的时间。而且只需将HDL代码多次复制,就可实现多个被测ADC在同一时刻并行地被评估,配置灵活。基于FPGA的ADC并行测试方法易于实现,具有可行性,但由于噪声的影响,测试精度有待进一步提高。该方法可用于自动测试机的混合信号选项卡或测试子系统。

    标签: FPGA ADC 并行测试 方法研究

    上传时间: 2013-06-07

    上传用户:gps6888

  • 基于DSP的MP3编解码系统设计与实现

    ·摘要:  MP3编码标准压缩率高,压缩质量好,是被广为应用的音频压缩格式.介绍了一种基于定点DSP的MP3编解码系统的设计与实现,系统采用了高性能的DSP和灵活的模拟音频接口,通过对MP3的编解码算法和DSP编程的改进与优化,实现了实时编解码过程.  

    标签: DSP MP3 编解码 系统设计

    上传时间: 2013-05-16

    上传用户:ligong

  • 算法FPGA实现的直接数字频率合成器

    高精度的信号源是各种测试和实验过程中不可缺少的工具,在通信、雷达、测量、控制、教学等领域应用十分广泛。传统的频率合成方法设计的信号源在功能、精度、成本等方面均存在缺陷和不足,不能满足电子技术的发展要求,直接数字合成(Direct Digital Synthesis)DDS技术可以提供高性能、高频高精度的信号源,方便地获得分辨率高且相位连续的信号,基于FPGA的DDS技术提供了升级方便并且成本低廉的解决方案。    本文对DDS的基本原理和输出频谱特性进行理论分析,总结出杂散分布规律。同时以DDS的频谱分析为基础,给出了几种改善杂散的方法。本文结合相关文献资料采用傅立叶变换的方法对相位截断时DDS杂散信号的频谱特性进行了研究,得到了杂散分布的规律性结论,并应用在程序设计程中;DDS技术的实现依赖于高速、高性能的数字器件,本文将FPGA器件和DDS技术相结合,确定了FPGA器件的整体设计方案,详细说明了各个模块的功能和设计方法,并对其关键部分进行了优化设计,从而实现了波形发生器数字电路部分的功能。软件部分采用模块设计方法,十分方便调试。为了得到满足设计要求的模拟波形,本文还设计了幅度调节、D/A转换和低通滤波等外围硬件电路。    实验结果表明,本文设计的基于DDS技术的多波形信号源基本能够满足普通学生实验室的要求。

    标签: FPGA 算法 数字频率合成器

    上传时间: 2013-06-11

    上传用户:woshiayin