基于FPGA的数字频率计的设计与实现
介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码...
介绍了一种运用FPGA开发软件Quartus II设计的数字频率计。该数字频率计的1 Hz~1 MHz输入被测脉冲信号具有频率测量、周期测量、脉宽测量和占空比测量等多种用途,其测试结果由3 只七段数码...
基于51单片机的120MHz频率计原理图,8个数码管使用7219作为驱动,单片机采用89C2051。...
基于51单片机的数字频率计,里面有源代码与proteus仿真模型,可以作为学习参考之用^_^...
采用等精度测频原理的频率计程序与仿真:4位显示的等精度频率计。...
基于FPGA数字频率计的实现,文中有所有的源代码,仅供参考。...
基FPGA Cyclone II_EP2C5 EP2C8的频率计...
基于FPGA的数字频率计的设计11利用VHDL 硬件描述语言设计,并在EDA(电子设计自动化) 工具的帮助下,用大规模可编程逻辑器件(FPGA/ CPLD) 实现数字频率计的设计原理及相关程序...
FPGA设计频率计全套资料,我希望对大家啊好似有用的...
MAXPLUS_环境下的频率计设计及其完善...
一个自己用keil和Proteus设计的C51频率计代码,与大家一同分享!...