利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计
利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计,不但具有较高的测量精度,而且其测量精度不会随着被测信号频率的降低而下降。为了实现对任意信号进行频率...
利用超高速硬件描述语言(VHDL)在现场可编程逻辑门阵列(FPGA)上编程实现的纯数字式等精度频率计,不但具有较高的测量精度,而且其测量精度不会随着被测信号频率的降低而下降。为了实现对任意信号进行频率...
用quartus6原理编辑方式写的简易频率计我自己的实验来的 保证能使请您认真查看谢谢...
用QUARTUS编译通过的等精度频率计,我错误,但有几个警告(不影响设计)。我的毕业设计啊!!!...
数字频率计控制程序,供大家学习参考,使用时根据自己的系统修改....
51单片机实现频率计,曾经使过,编译通过。...
在MS-51单片机平台下开发的一个数字频率计....
做数字频率计的,满足一般的需要,并有仿真结果...
一个有效位为4位的十进制的数字频率计,VHDL语言编写,已在硬件实验箱上实验通过。...
这是简易数字频率计题解的幻灯片,希望对大家有用。...
用单片机AT89s52和epm7128设计的频率计...