由于日趋严重的环境问题以及风能利用的成本低廉和技术成熟等原因,风力发电成为电力系统中相对增长最快的新能源发电技术,发展风电成为改善电力系统经济运行极为重要的措施。近几年,风力发电机组单机容量和风电场建设规模都日益扩大,但风力的随机性和间歇性会对电力系统稳定运行产生一定的影响。因此对于含有风电场的电力系统,需要建立正确的风电场数学模型和进行风电场的短期风速预测。 首先,运用时间序列和神经网络相结合的预测方法,对风电场的风速序列进行短期预测。该方法用时间序列模型来选择神经网络的输入变量,而神经网络分别运用了BP和GRNN神经网络进行比较,发现使用时间序列结合GRNN网络预测效果比较令人满意,其对风电场和电力系统的稳定性运行具有重要的意义。 其次,建立了风速、风电机组和风电场的数学模型。风电机组的数学模型主要包括风力机模型、传动机构模型和异步发电机模型,仿真分析了风电机组对于风速的响应。在风电场模型研究中,考虑了尾流效应因素,风电场中各台风机位置处的风速并不相同,因此研究了风能分布的Jensen模型和Lissaman模型,并进行了案例计算分析,结果表明了风能分布模型在大规模风电场模型分析中的重要性。本文还提出了风电场等值模型的建立,降低了仿真研究的复杂性,使得分析大规模风电场并网运行成为可能。 最后,实现了包含风电场的电力系统潮流计算,采用牛顿—拉夫逊法极坐标形式的方法,为研究风电场稳定性运行提供了前提条件。同时提出了基于电力系统暂态稳定性分析的风电场穿透功率极限计算方法,并揭示了频率波动对风电场稳定运行的影响。
上传时间: 2013-07-31
上传用户:zhengxueliang
谐振变换器相对硬开关PWM变换器,具有开关频率高、关断损耗小、效率高、重量轻、体积小、EMI噪声小、开关应力小等优点。而LLC谐振变换器具有原边开关管易实现全负载范围内的ZVS,次级二极管易实现ZCS谐振电感和变压器易实现磁性元件的集成,以及输入电压范围宽等优点,因而得到了广泛的关注。 本文对谐振变换器的基本分类和各种谐振变换器的优缺点进行了比较和总结,并与传统PWM变换器进行了对比,总结出LLC谐振变换器的主要优点。并以400W LLC谐振变换器为目标设计,LLC前级使用APFC电路,后一级是LLC谐振变换器。 首先,基于FHA(基波分析法)的方法对LLC谐振变换器进了稳态电路的分析,并详细阐述了LLC谐振变换器在各个开关频率范围内的工作原理和工作特性。随后,文章详细比较了LLC谐振变换器与传统的谐振变换器和半桥PWM变换器不同之处。 然后,文章分别采用分段线性法和扩展描述函数法建立了LLC谐振变换器的小信号模型。由于分段线性法建立的小信号模型仅考虑了LLC谐振变换器工作在满负载的情况下,为了建立更具一般性的模型,论文又采用了扩展描述函数法建模,用以指导控制环路的设计。 接着,论文对整个系统进行了综合设计。文章给出了APFC部分的主电路和控制补偿回路的具体设计;同时,也做出了LLC谐振变换器主电路的具体设计,而LLC谐振变换器控制回路的设计,仍需要更深一步的研究,并需提出一种切实可行的设计方法。 最后,采用Pspiee软件建立了仿真模型。仿真结果得出LLC谐振变换器能在负载和输入电压变化范围都很大的情况下实现输出电压的稳定调节,并能实现场效应管和二极管的软开关,验证了理论分析的正确性;由于实验条件的限制,制作的实验电路板处于调试之中,希望进一步验证理论设计的正确性。
上传时间: 2013-04-24
上传用户:DanXu
场效应管参数(5000种),Excel 文件格式
上传时间: 2013-04-24
上传用户:tianjinfan
由于绝缘栅双极晶体管IGBT具有工作频率高、处理功率大和驱动简单等诸多优点,在电力电子设备、尤其是中大型功率的电力电子设备中的应用越来越广泛。但是,IGBT失效引发的设备故障往往会对生产带来巨大影响和损失,因此,对IGBT的失效研究具有十分重要的应用意义。 本文在深入分析IGBT器件工作原理和工作特性的基础上,采用双极传输理论联立求解电子和空穴的传输方程,得到了稳态时电子和空穴电流的表达式,对造成IGBT失效的各种因素进行了详细分析。应用MATLAB软件,对硅参数的热导率、载流子浓度、载流子寿命、电子迁移率、空穴迁移率和双极扩散系数等进行了仿真,深入研究了IGBT的失效因素,得到了IGBT失效的主要原因是发生擎住效应以及泄漏电流导致IGBT延缓失效的有用结论。并且,进行了IGBT动态模型的设计和仿真,对IGBT在短路情况下的失效机理进行了深入研究。 考虑到实际设备中的IGBT在使用中经常会发生反复过流这一问题,通过搭建试验电路,着重对反复过流对IGBT可能带来的影响进行了试验研究,探讨了IGBT因反复过流导致的累积失效的变化规律。本文研究结果对于正确判断IGBT失效以及失效程度、进而正确判断和预测设备的可能故障,具有一定的应用参考价值。
上传时间: 2013-08-04
上传用户:lrx1992
基于VHDL的数字频率计的设计(非常的实用
上传时间: 2013-06-06
上传用户:我们的船长
最新世界场效应管特性代换手册
上传时间: 2013-07-02
上传用户:
GSM是全球使用最为广泛的一种无线通信标准,不仅在民用领域,也在铁路GSM-R等专用领域发挥着极为重要的作用。由于无线信道具有瑞利衰落和延时效应,在通信系统的收发两端也存在不完全匹配等未知因素,因此接收的信号叠加有各种误差因素的影响。GSM接收机的实现离不开系统的同步,为了得到更好的同步质量,就必须对GSM基带同步技术进行研究,选择一种最合适的同步算法。GSM的同步既有时间同步,也有频率同步。 @@ 软件无线电是当前通信领域引入注目的热点之一。长期以来,GSM的接收和解调都是由专用的ASIC芯片来完成的,通过软件来实现GSM接收机的基带算法,体现了软件无线电技术的思想,选择用它们来实现的GSM接收机具有灵活、可靠、扩展性好的优点。 @@ 论文主要讨论GSM接收机同步算法与基于FPGA和DSP的GSM接收机设计, @@ 主要内容包括: @@ 通过相关理论知识的学习,设计验证了GSM基带同步算法。对FB时间同步,讨论了包络检测和FFT变换两种不同的方法;对SB时间同步,介绍实相关和复相关两种方法;对频率同步,给出了一种对FB运用相关运算来精确估计频率误差的算法。 @@ 设计了使用GSM射频收发芯片RDA6210并通过实验室的ALTERA EP3C25FPGA开发板进行控制的GSM射频端的解决方案,论文对RDA6210的性能和控制方式进行了详细的介绍,设计了芯片的控制模块,得到了下变频后的GSM基带信号。 @@ 设计了基于RF前端+FPGA的GSM接收机方案。利用ALTERA EP2S180开发平台来完成基带数据的处理。针对ALTERA EP2S180开发平台模数转换器AD9433的特点使用THS4501设计了单独的差分运算放大器模块;设计了平台的数据存储方案并将该平台得到的基带采样数据用于同步算法的仿真。 @@ 设计了基于RF前端+DSP的GSM接收机方案。利用模数转换器AD9243、FPGA芯片和TMS320C6416TDSP芯片来完成基带数据的处理。设计了McBSP+EDMA传输的数据存储方案。 @@ 给出了接收机硬件测试的结果,从多方面验证了所设计硬件平台的可靠性。 @@关键词:GSM接收机;同步;RF; FPGA;DSP;
上传时间: 2013-07-01
上传用户:sh19831212
频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。
上传时间: 2013-06-05
上传用户:wys0120
随着存储技术的迅速发展,存储业务需求的不断增长,独立的磁盘冗余阵列可利用多个磁盘并行存取提高存储系统的性能。磁盘阵列技术采用硬件和软件两种方式实现,软件RAID(Redundant Array of Independent Disks)主要利用操作系统提供的软件实现磁盘冗余阵列功能,对系统资源利用率高,节省成本。硬件RAID将大部分RAID功能集成到一块硬件控制器中,系统资源占用率低,可移植性好。 分析了软件RAID的性能瓶颈,使用硬件直接完成部分计算提高软件RAID性能。针对RAID5采用FPGA(Field Programmable Gate Array)技术实现RAID控制器硬件设计,完成磁盘阵列启动、数据缓存(Cache)以及数据XOR校验等功能。基于硬件RAID的理论,提出一种基于Virtex-4的硬件RAID控制器的系统设计方案:独立微处理器和较大容量的内存;实现RAID级别迁移,在线容量扩展,在线数据热备份等高效、用户可定制的高级RAID功能;利用Virtex-4内置硬PowerPC完成RAID服务器部分配置和管理工作,运行Linux操作系统、RAID管理软件等。控制器既可以作为RAID控制卡在服务器上使用,也可作为一个独立的系统,成为磁盘阵列的调试平台。 随着集成电路的发展,芯片的体积越来越小,电路的布局布线密度越来越大,信号的工作频率也越来越高,高速电路的传输线效应和信号完整性问题越来越明显。RAID控制器属于高速电路的范畴,在印刷电路板(Printed Circuit Block, PCB)实现时分别从叠层设计、布局、电源完整性、阻抗匹配和串扰等方面考虑了信号完整性问题,并基于IBIS(I/O Buffer Information Specification)模型进行了信号完整性分析及仿真。
上传时间: 2013-04-24
上传用户:jeffery
许多资料上都写有UC3842/3的频率计算公式,有的资料上为:1.72/Rt×Ct;也有的资料上为: 1.8/Rt×Ct,其实这些公式都为近似值,条件为
上传时间: 2013-06-12
上传用户:telukeji