Verilog实现的DDS正弦信号发生器和测频测相模块
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,...
基于DSP+FPGA的扩频接收机快捕技术,一片技术文章...
用Verilog实现基于FPGA的通用分频器...
分频器 FPGA程序设计 二分频 对硬件设计有很大用处\r\n...
一个好用的整数分频电路 保证你喜欢 能够实现对任意整数的分频电路设计...
基于CPLD-FPGA的半整数分频器的设计,用于设计EDA...
半整数分频器电路的VHDL源程序,供大家学习和讨论。\r\n...
分频电路的设计与学习...
48MHz窄带射频功放电路...
本文介绍了AD公司的RF/IF相位和幅度测量芯片AD8302,并以此芯片为核心,组合功分器、延迟线和FPGA芯片设计了瞬时测频接收机,改进了传统的设计方案。依照设计制作了测频系统,并对系统整体性能进行...