虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

集器设计

  • 一种16位音频SigmaDelta模数转换器的研究与设计.rar

    Sigma-Delta A/D转换器利用过采样,噪声整形和数字滤波技术,有效衰减了输出信号带内的量化噪声,提高了信噪比。与传统的Nyquist转换器相比,它降低了对模拟电路性能指标和元件精度的要求,简化了模拟电路的设计,降低了生产成本。 本论文在对Sigma-Delta A/D转换器原理研究的基础上,基于TSMC0.18um工艺,采用1.8V工作电源,128倍的过采样率,6.4MHz的采样频率,设计了一个主要应用于音频信号处理的Sigma-Delta A/D转换器,分辨率达到16位。在调制器的设计中,本文采用了多级噪声整形MASH(2-1)级联调制器结构,同时,考虑了各种非理想因素对系统性能的影响,在SDtoolbox工具的帮助下使用Simulink进行调制器系统设计。并使用Cadence Spectre对模块电路进行设计仿真,包括运放,比较器,带隙基准电压源,CMOS开关,非交叠时钟产生电路等。在数字抽取滤波器的设计中,采用了分级抽取技术,使用MATLAB软件中的SPTool和FDATool工具对各级抽取滤波器进行优化设计。并在原有的滤波器算法的基础上,采用了CIC滤波器和半带滤波器,设计出了运算量和存储量都相对少的三级抽取滤波器系统,大大降低了功耗和面积。 论文的仿真结果表明,所设计的Sigma-Delta A/D转换器信噪比达到102.3dB,满足系统需要的16位精度要求。 关键词:Sigma-Ddta; 信噪比; 多级噪声整形; 数字抽取滤波器

    标签: SigmaDelta 音频 模数转换器

    上传时间: 2013-06-27

    上传用户:songyuncen

  • 分级变频调压软起动器的设计与仿真研究.rar

    异步电动机的软起动研究,是一项重要的研究课题。本文以分级变频理论为基础,利用数学分析的方法对分级变频的子频率系统进行了深入的研究,总结了各级子频率系统的电压相序情况以及最优的触发角度。并且对传统异步电动机软起动器的主电路结构进行了改进,提出了从较低频率开始分五级起动的分级变频调压软起动形式,而且各级子频率的起动都能实现最优的正序电压组合,保证了起动转矩的最大化。通过对分级变频调压软起动形式的建模和仿真试验,证明了此方法可以在降低起动电流的同时实现异步电机的高转矩起动,验证了此方法的有效性和可行性。基于以上研究的成果,本文介绍了以TMS320LF2407ADSP芯片为核心的软起动软硬件设计方法。最后对本课题的进一步研究提出了展望。

    标签: 分级 仿真研究 频调

    上传时间: 2013-04-24

    上传用户:assss

  • 基于软开关全桥变换器的电动汽车充电电源设计.rar

    当今世界,环境污染严重,能源出现危机,机动车辆排气污染已占城市大气污染的很大比重,电动汽车作为无污染交通工具,在市场上具有很大的优越性。而电动汽车充电技术也在不断发展,不断优化。奥运临近,我国为把2008年北京奥运会办成真正的绿色奥运,将在奥运村及北京很多范围内使用电动汽车。本论文针对2008北京奥运会用电动汽车,对其充电电源进行了系统的研究设计。本文提出了以零电压零电流(ZVZCS)全桥软开关变换器为主拓扑的充电电源系统,实现了较高功率因数与高效率的充电设备。文中首先总结了电动汽车充电电源的研究现状和充电控制策略,进行了多种全桥软开关拓扑比较,最终选择采用副边简单辅助电路的ZVZCS变换器拓扑,该拓扑使用一个电容和两个二极管构成副边辅助电路,无需有损元件和有源开关器件,辅助电路构成简单,控制方法简单,能很好的实现主开关器件的ZVZCS,也能嵌位副边整流电压。以可靠性为大前提,对充电电源进行了参数设计。另外,本文针对轻载情况下,超前臂不能实现零电压开通的问题,对变换器进行了改进,实现了全负载范围的软开关。实验结果验证了该拓扑应用于电动汽车充电电源的可行性。

    标签: 软开关 全桥变换器 电动汽车充电

    上传时间: 2013-07-13

    上传用户:wdq1111

  • 3kW光伏并网逆变器最大功率点跟踪控制的研究.rar

    光伏发电是集开发可再生能源、改善生态环境于一体的重大课题,有巨大的经济、社会效益和学术研究价值。 本文首先介绍了3kW光伏并网逆变器系统的组成和结构。3kW光伏并网逆变器采用两级式结构,主电路由前级Boost变换器和后级的单相逆变桥组成。控制部分以DSP(DSP56F803)为核心,实现了光伏阵列最大功率点的跟踪控制,以及产生与电网压同频同相的正弦电流,实现并网的功能。本文重点对逆变器系统的最大功率点跟踪(MPPT)控制进行研究。 针对基于外特性建立的光伏阵列模型虽然简单、参数易解,但精度低的问题,本文建立了基于物理特性的光伏阵列模型,并考虑光照强度、环境温度对光伏阵列的影响,模型参数与实际参数严格对应。将几种最大功率点跟踪算法应用于所建立的光伏阵列模型使用MATLAB进行仿真,分析仿真结果,比较各种算法的优缺点,总结出每种算法所适用的环境,并给出了最大功率点跟踪控制在并网逆变器系统的实现策略。 设计了适用于额定功率为100W的光伏阵列最大功率点跟踪的Boost电路,分别给出了利用PIC单片机16F873实现扰动观察法和增量电导法的程序流程图,实现了这两种算法控制下光伏阵列的最大功率点跟踪,并分析了两种算法的跟踪性能。

    标签: 3kW 光伏并网 逆变器

    上传时间: 2013-04-24

    上传用户:fudong911

  • 本质安全型单端反激变换器的分析与设计.rar

    应用于煤矿、石化等易燃易爆环境的电子设备必须满足防爆的要求,本质安全型是最佳的防爆形式。本质安全型开关电源具有重量轻、体积小、制造工艺简单、成本低、安全性能高等优点,因而具有广阔的发展前景。单端反激变换器是开关变换器的一种基本的拓扑结构,在实际中应用比较广泛,因此对单端反激变换器进行本质安全特性分析是本质安全开关电源设计的重要基础。本质安全型开关变换器的设计,主要是对变换器中的储能元件进行设计,即变换器中的电感和输出滤波电容进行设计。 本文对变换器的静态特性进行了深入分析,指出反激变换器存在三种工作模式:CISM-CCM、IISM-CCM和DCM:得出了变换器工作在整个动态范围内的最大输出纹波电压、最大电感电流和最大输出短路释放能量。对单端反激变换器的本质安全特性进行了分析,得出输出本质安全型单端反激变换器的非爆炸判断方法,并通过安全火花试验装置对变换器进行爆炸性试验,验证了输出本安判据的正确性。得出输出本质安全型单端反激变换器的设计方法,以同时满足输出纹波电压和输出本安要求作为约束条件,得到了本质安全型单端反激变换器电感、电容参数的设计范围。给出了具体实例,并进行仿真和试验研究,仿真和实验结果验证了理论分析的正确性和设计方法的可行性。

    标签: 本质安全 单端反激

    上传时间: 2013-06-25

    上传用户:水中浮云

  • 50V50A移相全桥ZVSDCDC变换器的设计.rar

    随着通讯技术和电力系统的发展,对通讯用电源和电力操作电源的性能、重量、体积、效率和可靠性都提出了更高的要求。而应用于中大功率场合的全桥变换器与软开关的结合解决了这一问题。因此,对其进行研究设计具有十分重要的意义。 首先,论文阐述PWM DC/DC变换器的软开关技术,且根据移相控制PWM全桥变换器的主电路拓扑结构,选定适合于本论文的零电压开关软开关技术的电路拓扑,并对其基本工作原理进行阐述,同时给出ZVS软开关的实现策略。 其次,对选定的主电路拓扑结构进行电路设计,给出主电路中各参量的设计及参数的计算方法,包括输入、输出整流桥及逆变桥的器件的选型,输入整流滤波电路的参数设计、高频变压器及谐振电感的参数设计以及输出整流滤波电路的参数设计。 然后,论述移相控制电路的形成,对移相控制芯片进行选择,同时对移相控制芯片UC3875进行详细的分析和设计。对主功率管MOSFET的驱动电路进行分析和设计。 最后,基于理论计算,对系统主电路进行仿真,研究其各部分设计的参数是否合乎实际电路。搭建移相控制ZV SDC/DC全桥变换器的实验平台,在系统实验平台上做了大量的实验。 实验结果表明,论文所设计的DC/DC变换器能很好的实现软开关,提高效率,使输出电压得到稳定控制,最后通过调整移相控制电路,可实现直流输出的宽范围调整,具有很好的工程实用价值。

    标签: ZVSDCDC 50V50A 移相全桥

    上传时间: 2013-08-04

    上传用户:zklh8989

  • 基于DSP的中压变频器控制软件的设计.rar

    本论文针对6kV/400kW三相异步电动机的中压变频器试验装置,从分析目前中压变频器常用的主回路拓扑入手,详细阐述并分析了本文研究的单元串联型中压变频器控制系统。 本文首先从理论上分析了多单元串联型中压变频器脉宽控制原理。然后,把一种高性能的V/f控制方案引入中压变频器控制系统。通过矢量补偿定子压降,进行转差补偿和对电机电流进行限制控制,实现了具有很好的低频性能并具有防“跳闸”等功能的V/f控制方案。 同时,本文将Siemens公司通用变频器的时隙、连接纸的概念运用到中压变频器控制领域。增加了系统的可变性,自由性和方便性。设计了具有系统组态功能的模块化软件,其中着重对控制软件中的几个重要功能进行了分析讨论。这些重要功能模块有:控制字和状态字、顺序控制、V/f曲线、给定积分器、基于电压补偿的输出自动稳压算法、通讯功能等。 中压变频器在实验室设计为6kV/22kW试验系统,实际设计为6kV/400kW的变频系统装置。本文给出了实验室调试结果及分析。实验结果表明,该中压变频器能够安全、稳定地运行。

    标签: DSP 中压变频器 控制软件

    上传时间: 2013-04-24

    上传用户:mingaili888

  • 基于FPGA的通用异步收发器的设计.rar

    通用异步收发器(Universal Asynchronous Receiver Transmitter,UART)是一种能同时支持短距离和长距离数据传输的串行通信接口,被广泛应用于微机和外设之间的数据交换。像8251、NS8250、NS16550等都是常用的UART芯片,但是这些专用的串行接口芯片的缺点是数据传输速率比较慢,难以满足高速率数据传输的场合,而更重要的就是它们都具有不可移植性,因此要利用这些芯片来实现PC机和FPGA芯片之间的通信,势必会增加接口连线的复杂程度以及降低整个系统的稳定性和有效性。 本课题就是针对UART的特点以及FPGA设计具有可移植性的优势,提出了一种基于FPGA芯片的嵌入式UART设计方法,其中主要包括状态机的描述形式以及自顶向下的设计方法,利用硬件描述语言来编制UART的各个子功能模块以及顶层模块,之后将其集成到FPGA芯片的内部,这样不仅能解决传统UART芯片的缺点而且同时也使整个系统变得更加具有紧凑性以及可靠性。 本课题所设计的LIART支持标准的RS-232C传输协议,主要设计有发送模块、接收模块、线路控制与中断仲裁模块、Modem控制模块以及两个独立的数据缓冲区FIFO模块。该模块具有可变的波特率、数据帧长度以及奇偶校验方式,还有多种中断源、中断优先级、较强的抗干扰数据接收能力以及芯片内部自诊断的能力,模块内分开的接收和发送数据缓冲寄存器能实现全双工通信。除此之外最重要的是利用IP模块复用技术设计数据缓冲区FIFO,采用两种可选择的数据缓冲模式。这样既可以应用于高速的数据传输环境,也能适合低速的数据传输场合,因此可以达到资源利用的最大化。 在具体的设计过程中,利用Synplify Pro综合工具、ModelSim仿真工具、ISE集成的软件开发环境中对各个功能模块进行综合优化、仿真验证以及下载实现。各项数据结果表明,本课题中所设计的UART满足预期设计目标。

    标签: FPGA 异步收发器

    上传时间: 2013-08-02

    上传用户:rocketrevenge

  • 基于FPGA的MIPS_CPU的设计.rar

    本文完成了对MIPS-CPU的指令集确定,流水线与架构设计,代码编写,并且在x86计算机上搭建了称为gccmips_elf的仿真系统,完成了对MIPS-CPU硬件系统的模拟仿真,最终完成FPGA芯片的下载与实现。 @@ 本文完成了包含34条指令的MIPS-CPU指令集的制定,完成了整个MIPS-CPU的架构设计与5级流水线级数的确定。制定了整个CPU的主控制模块的状态转移图;根据MIPS-CPU的指令集的模式,完成了对不同模式下的指令的分析,给出了相应的取指,译码,产生新的程序存储器寻址地址,执行,数据存储器与寄存器文件回写的控制信号,完成取指令模块,译码模块,执行模块,数据回写等模块代码的编写,从而完成了流水线模块的代码设计。 @@ 重点分析了由于流水线设计而引入的竞争与冒险,分析了在不同流水线阶段可能存在的竞争与冒险,对引起竞争与冒险的原因进行了确定,并通过增加一些电路逻辑来避免竞争与冒险的发生,完成了竞争与冒险检测电路模块以及数据回写前馈电路模块的代码编写,从而解决了竞争与冒险的问题,使设计的5级流水线得以畅顺实现。 @@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus II下载验证的文件。本设计利用该仿真系统来评估设计的MIPS-CPU的硬件系统,模拟仿真结果证明本文设计的MIPS-CPU可以实现正常功能。本论文课题的研究成功对今后从事专用RISC-CPU设计的同行提供了有益的参考。 @@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序,布线情况进行了分析,最终完成各个指标的检查,并且借助Quartus II软件内嵌的Signal Tap软件进行软硬件联合调试,结果表明设计的MIPS-CPU功能正常,满足约束,指标正确。 @@关键词 MIPS;流水线;竞争与冒险;仿真器;FPGA

    标签: MIPS_CPU FPGA

    上传时间: 2013-07-31

    上传用户:gjzeus

  • MPEG2视频解码器的FPGA设计.rar

    MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片,并在FPGA系统中验证视频解码芯片的功能。最后在0.18微米工艺下实现ASIC的前端设计。完成的主要工作包括以下几个方面: 1.完成解码系统的体系结构的设计,采用了自顶而下的设计方法,实现系统的功能单元的划分;根据其视频解码的特点,确定解码器的控制方式;把视频数据分文帧内数据和帧间数据,实现两种数据的并行解码。 2.实现了具体模块的设计:根据本文研究的要求,在比特流格式器模块设计中提出了特有的解码方式;在可变长模块中的变长数据解码采用组合逻辑外加查找表的方式实现,大大减少了变长数据解码的时间;IQ、IDCT模块采用流水的设计方法,减少数据计算的时间:运动补偿模块,针对模块数据运算量大和访问帧存储器频繁的特点,采用四个插值单元同时处理,增加像素缓冲器,充分利用并行性结构等方法来加快运动补偿速度。 3.根据视频解码的参考软件,通过解码系统的仿真结果和软件结果的比较来验证模块的功能正确性。最后用FPGA开发板实现了解码系统的原型芯片验证,取得了良好的解码效果。 整个设计采用Verilog HDL语言描述,通过了现场可编程门阵列(FPGA)的原型验证,并采用SIMC0.18μm工艺单元库完成了该电路的逻辑综合。经过实际视频码流测试,本文设计可以达到MPEG-2视频主类主级的实时解码的技术要求。

    标签: MPEG2 FPGA 视频解码器

    上传时间: 2013-07-27

    上传用户:ice_qi