虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

问答STM32硬件设计问答

  • 嵌入式教程--ARM系统硬件设计

    文档为嵌入式教程--ARM系统硬件设计总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: 嵌入式

    上传时间: 2022-07-25

    上传用户:

  • Quectel_EC20_R2.1_硬件设计手册_V1.1.pdf

    EC20 R2.1是一款带分集接收功能的 LTE-FDD/LTE-TDD/WCDMA/TD-SCDMA/CDMA/GSM无线通信模块,支持 LTE-FDD, LTE-TDD, DC-HSDPA, HSPA+, HSDPA, HSUPA, WCDMA, TD-SCDMA,CDMA, EDGE 和 GPRS 网络数据连接,可为客户特殊应用提供 GNSS和语音功能移远的Quectel_EC20_R2.1_硬件设计手册,介绍了EC20硬件设计相关的信息。包括EC20模块使用时的外围硬件电路设计。尤其是EC20的电源和串口电平电路,值得借鉴。

    标签: quectel 硬件设计

    上传时间: 2022-07-27

    上传用户:xsr1983

  • 蓝牙模块硬件设计指导(参考)

    该文档为蓝牙模块硬件设计指导(参考)总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: 蓝牙 模块 硬件设计

    上传时间: 2022-07-29

    上传用户:

  • V3s硬件设计指南

    V3s硬件设计指南

    标签: v3s

    上传时间: 2022-08-09

    上传用户:

  • STM32硬件电路设计注意事项

    STM32的基本系统主要涉及下面几个部分: 1、电源    1)、无论是否使用模拟部分和AD部分,MCU外围出去VCC和GND,VDDA、VSSA、Vref(如果封装有该引脚)都必需要连接,不可悬空;    2)、对于每组对应的VDD和GND都应至少放置一个104的陶瓷电容用于滤波,并接该电容应放置尽量靠近MCU;      2、复位、启动选择    1)、Boot引脚与JTAG无关。其仅是用于MCU启动后,判断执行代码的起始地址;    2)、在电路设计上可能Boot引脚不会使用,但要求一定要外部连接电阻到地或电源,切不可悬空;

    标签: STM 32 硬件电路设计 注意事项

    上传时间: 2013-10-21

    上传用户:2218870695

  • 基于STM32和FPGA的CAN总线运动控制器的设计

    运用低功耗C0rtex-M3微控制器STM32F103VBT6和FPGA芯片设计一种基于CAN总线的运动控制器。介绍系统的体系结构、主要硬件设计和软件结构。利用FPGA高速处理能力实现控制算法,与外界通信采用STM32和CAN总线技术,系统稳定可靠,另外,将设计好的FPGA程序或是C程序进行封装,系统的可移植性强。

    标签: FPGA STM CAN 32

    上传时间: 2013-10-30

    上传用户:woshini123456

  • 基于DSP的单相有源电力滤波器的硬件设计.rar

    有源电力滤波器是一种新型谐波,无功补偿装置。和传统无源的补偿装置相比,有源电力滤波器具有很大的优势,可以对谐波,无功以及负序电流实现实时、准确的补偿。因此,有源电力滤波器得到了广泛的研究,并开始进入工业应用阶段。随着数字信号处理技术的高速发展,以全数字化控制技术实现的有源电力滤波器必将成为电力电子技术中新的研究热点。 本论文阐述了谐波抑制的背景和目的以及国内外谐波抑制技术的发展现状,深入分析、比较了目前常用的有源滤波器的结构和工作原理,本论文探讨了单相系统的谐波检测算法的各种方案及其特点,选用负荷电流基波有功分量法对谐波电流进行检测。该方法结构简单,不仅适用于单相系统而且适用于三相系统。本文对单相有源电力滤波器进行了硬件和软件设计,对各硬件部分实现的功能进行了具体的介绍,并给出了实现原理图。软件设计部分给出了主要程序的设计流程图。以上设计方案在MATLAB 仿真软件包的SIMULINK 环境下进行了仿真实现,仿真结果证实了本文设计的有源电力滤波器的正确性和谐波补偿的实时性。 在理论分析和仿真研究的基础上,设计了基于TMS320F2812 DSP 控制的单相并联型电力有源滤波器,研制了实验样机,对并联型有源电力滤波器进行了初实验结果表明,本论文采用的负载电流基波有功分量算法能够实时,准确地提取出谐波和无功分量,同时也表明,这种基于TMS320F2812 DSP 的单相有源电力滤波器具有优良的谐波补偿特性。

    标签: DSP 单相 有源电力滤波器

    上传时间: 2013-06-19

    上传用户:qsbbear

  • 基于FPGA的ICT在线测试仪硬件设计.rar

    焊有元件的印制电路板在线测试是印制电路板生产过程中的一个重要环节,关系着整个电子产品的质量。本文在深入研究国内外印制电路板自动测试技术的基础上,结合当前先进的电子技术,设计出一套高性能,低价位,小体积,便于携带和操作的印制电路板在线测试仪。 本文设计的在线测试仪系统包括控制器电路、信号发生电路、信号采集电路、元件测试电路、USB通信电路和开关矩阵电路等,其中控制器电路是以FPGA可编程控制芯片为核心,负责控制下位机其它所有电路的正常工作,并实现与上位机间的通信。 针对模拟元件的测试,本文首先探讨了对印制电路板上模拟元件测试时的隔离原理,继而详细阐述了电阻、电容(电感)、二极管、三极管、运算放大器等的测试方法,并分别设计了硬件测试电路。因为测试时需向被测元件施加测试激励信号,本文设计并完成了一信号发生电路,可输出幅值可调的直流恒压源信号和直流恒流源信号、幅值和频率都可调的交流信号。 针对数字器件的测试,本文将数字器件分为两种,一种为具有边界扫描功能单元的器件,另一类为非边界扫描器件,并分别对两种类型的数字器件的测试原理和方法进行了详细的描述,在文中给出了相关的硬件测试电路图。 本设计中,所有测试激励信号经测试电路后输出的测试结果都是直流电压信号,所以本文设计了一通用信号采集电路来完成对测试结果的取样。本文还设计了开关矩阵电路,用于将被测印制电路板上的元件接入到测试电路中。对通信电路的设计,本文采用USB通信方式与上位机进行有效的数据交换,并通过USB接口芯片完成了硬件电路的设计。 在软件方面,本文采用NiosⅡ C语言完成所有软件设计,以协助硬件部分来完成对印制电路板的测试工作。 本文已完成各部分电路试验及系统联调,试验证明设计达到了项目预定要求。

    标签: FPGA ICT 在线测试仪

    上传时间: 2013-08-02

    上传用户:fywz

  • 基于FPGA的图像处理算法研究及硬件设计.rar

    随着图像分辨率的越来越高,软件实现的图像处理无法满足实时性的需求;同时FPGA等可编程器件的快速发展使得硬件实现图像处理变得可行。如今基于FPGA的图像处理研究成为了国内外的一个热门领域。 本文在FPGA平台上,用Verilog HDL实现了一个研究图像处理算法的可重复配置的硬件模块架构,架构包括PC机预处理和通信软件,控制模块,计算单元,存储器模块和通信适配模块五个部分。其中的计算模块负责具体算法的实现,根据不同的图像处理算法可以独立实现。架构为计算模块实现了一个可添加、移出接口,不同的算法设计只要符合该接口就可以方便的加入到模块架构中来进行调试和运行。 在硬件架构的基础上本文实现了排序滤波,中值滤波,卷积运算及高斯滤波,形态学算子运算等经典的图像处理算法。讨论了FPGA的图像处理算法的设计方法及优化策略,通过性能分析,FPGA实现图像处理在时间上比软件处理有了很大的提高;通过结果的比较,发现FPGA的处理结果达到了软件处理几乎同等的效果水平。最后本文在实现较大图片处理和图像处理窗口的大小可配置性方面做了一定程度的讨论和改进,提高了算法的可用性,同时为进一步的研究提供了更加便利的平台。 整个设计都是在ISE8.2和ModelSim第三方仿真软件环境下开发的,在xilinx的Spartan-3E XC3S500E硬件平台上实现。在软件仿真过程中利用了ISE8.2自带仿真工具和ModelSim结合使用。 本课题为制造FPGA的专用图像处理芯片做了有益的探索性研究,为实现FPGA为核心处理芯片的实时图像处理系统有着积极的作用。

    标签: FPGA 图像处理 算法研究

    上传时间: 2013-07-29

    上传用户:爱顺不顺

  • 基于ARM的嵌入式测控硬件平台设计

    随着计算机技术的飞速发展,嵌入式系统在人们的生产生活中发挥着越来越重要的作用。近年来,基于ARM处理器和μC/OS-II操作系统的嵌入式技术已经成为当前嵌入式领域的研究热点之一。 论文主要研究基于ARM7处理器和μC/OS-II操作系统的嵌入式测控平台架构,为测控系统开发提供一个方便功能扩展的软硬件环境。在此基础上,以加速度计为对象,利用嵌入式系统的丰富资源,完成对其内部温度及加速度信号的采集实例。硬件设计分为核心系统设计和数据采集控制子系统设计两部分。核心系统主要包括控制核心S3C44BOX模块、存储器模块、调试接口模块、液晶显示模块以及数控键盘模块等。完成了母板的设计与验证,并预留多种接口,增强了可扩展性。采集控制子系统作为数据采集及控制机构,主要由A/D转换芯片完成和串行通信模块,用来接收传感器传输的数据,经ARM处理器分析处理后,通过串行通讯方式与下位机通信。由于有多个下位系统,平台设计扩展了8路带高速缓冲的异步串行通信模块。最后,对各硬件模块进行总体调试,并对调试结果进行了分析。 调试结果表明,该硬件平台不仅响应速度快、成本低、可靠性好,而且具有良好的可移植性和可裁剪性,便于根据实际需求进行功能扩展和裁剪,达到了预期的设计目标。

    标签: ARM 嵌入式 测控 平台设计

    上传时间: 2013-07-26

    上传用户:zhqzal1014