介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
上传时间: 2014-12-28
上传用户:ruixue198909
设计了一种由直接数字频率合成(DDS)、倍频链构成的三次变频直接频率合成方案,实现了低相噪捷变频高分辨率毫米波雷达频率合成器设计。利用直接频率合成器的倍频输出取代传统三次变频毫米波频率源的锁相环(PLL),同时提供线性调频(LFM)信号,优化DDS和变频方案的频率配置关系。利用FPGA电路进行高速控制,较好地解决了毫米波频率合成器各技术指标之间的矛盾。实测结果表明,采用该方案的毫米波频率合成器在本振跳频带宽为160 MHz时,线性调频频率分辨率可达0.931 Hz,最大频率转换时间小于2 ?滋s,最大杂散低于-60 dBc,相位噪声优于-90 dBc/Hz。
上传时间: 2014-01-06
上传用户:brain kung
电子产品功能越来越强大的同时,对便携的要求也越来越高,小型化设计成为很多电子设计公司的研究课题。本文以小型化设计的方法、挑战和趋势为主线,结合Cadence SPB16.5在小型化设计方面的强大功能,全面剖析小型化设计的工程实现。主要包括以下内容:小型化设计的现状和趋势,以及现在主流的HDI加工工艺,介绍最新的ANYLAYER(任意阶)技术的设计方法以及工艺实现,介绍埋阻、埋容的应用,埋入式元器件的设计方法以及工艺实现。同时介绍Cadence SPB16.5软件对小型化设计的支持。最后介绍HDI设计在高速中的应用以及仿真方法,HDI在通信系统类产品中的应用,HDI和背钻的比较等。
标签:
上传时间: 2013-10-08
上传用户:nanshan
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法。详细描述了其工作原理和设计思想,并用可编程逻辑器件FPGA加以实面。
上传时间: 2013-10-20
上传用户:yl8908
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真
上传时间: 2013-10-09
上传用户:baiom
学生成绩管理系统 C语言 1、掌握结构化设计方法。 2、了解大型软件的设计技术 3、在实际应用背景下灵活运用线性表的顺序存储结构和链式存储结构。 4、灵活运用线性表上的各种基本运算,完成题目需求。 5、在实例中运用排序与查找算法。
上传时间: 2013-12-06
上传用户:VRMMO
很好的管理员手册的模版 执行‘国家经济信息系统设计与应用标准化规范,国家计划委员会、国家标准局,1986-03-20发布
上传时间: 2015-04-21
上传用户:zgu489
本CD-ROM包括《Verilog-HDL实践与应用系统设计》一书中的全部例子,这些例子全部通过了验证。第七章以后的设计实例,不仅有Verilog-HDL的例子,也附了包括VB、VC++等源程序,甚至将DLL的生成方法也详尽地作了说明。
标签: Verilog-HDL CD-ROM 实践 应用系统
上传时间: 2014-01-19
上传用户:lixinxiang
提供了一个用于图像处理的Java Applet开发方法.论述了图像处理技术、图像处理类的设计、图像处理的功能在Java Applet中的实现、ASP与Java Applet参数的传递等关键技术.用于图像处理的Java Applet研究,对于Internet环境下图像应用系统的开发具有一定的参考价值,对于Internet环境下其他应用系统的开发也具有一定的借鉴意义.
上传时间: 2015-08-27
上传用户:chongcongying
设计三位二进制串行输入数字锁 当收到三依次为与规定码相符的二进制数后,可以开锁,且相应绿灯亮 若1、码字不对 2、码过长或过短 3、操作程序不对 都视为错。错时红灯亮,错误2次报警,即喇叭响,并无法继续操作,直至输入管理员密码,可重新开始,并且添加了密码修改部分,在开门的状态下,用户可以修改数字锁的密码,以便可以灵活的改变密码,更加安全可靠。
上传时间: 2014-07-24
上传用户:330402686