锁相环设计、仿真与应用(第5版) 364页 18.4M 高清.pdf
锁相技术相关专辑 38册 209M锁相环设计、仿真与应用(第5版) 364页 18.4M 高清.pdf...
锁相技术相关专辑 38册 209M锁相环设计、仿真与应用(第5版) 364页 18.4M 高清.pdf...
锁相环设计、仿真与应用...
该文档为锁相环设计与MATLAB仿真简介资料,讲解的还不错,感兴趣的可以下载看看…………………………...
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)...
基于LabVIEWFPGA的三相锁相环设计与实现摘要:针对传统 FPGA 模式开发的锁相环在实时人机交互方面的不足,设 计 了 基 于 LabVIEW FPGA 技术的三相锁相环;方 案 以 sbR...
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿...
基于Multisim9的电子系统设计、仿真与综合应用(实例源文件)...
锁相环在频率调制与解调电路中的应用,打开后是pdf格式...
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定...
锁相技术相关专辑 38册 209M0251、MC145163P型锁相频率合成器的原理与应用.rar...