虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

锁相放大器

锁相放大器(也称为相位检测器)是一种可以从干扰极大的环境(信噪比可低至-60dB,甚至更低)中分离出特定载波频率信号的放大器。Lock-in放大器是由普林斯顿大学的物理学家罗伯特·H·迪克发明的。
  • 基于ARMLinux嵌入式电能质量监测仪的研究与设计

    大量的电力电子装置及非线性负荷在电力系统中广泛的应用,使电能质量(Power Quality)问题日益突出。电能质量问题不仅危害电力系统本身的安全及电网的稳定运行,对系统中用户也造成严重威胁。因此,对电能质量的实时监测具有十分重要的意义。 论文首先介绍了电能质量的概念,分析了国内外电能质量监测的研究现状及开发新型电能质量监测装置的意义,同时对影响电能质量的指标参数的数字测量原理与算法进行了深入的研究。在此基础上,提出了以ARM9(s3c2410)芯片为CPU,以嵌入式Linux为软件核心的电能质量监测装置的总体设计思想。 论文建立了基于arm-1inux的嵌入式开发环境,完成了基本的硬件电路设计和软件设计。硬件设计方面,根据电力系统中数据采集和处理的实际特点,在前置测量采集模块中,采用了ADS7864芯片设计了多通道信号采样保持和快速转换电路;利用锁相环保证了多路信号的硬件同步采样;在通讯方式上,除了采用RS-232通讯方式外,还采用了以太网和USB通讯方式,从而提高了装置应用的灵活性。软件设计方面,依据装置所要实现的功能,剪裁并成功移植了嵌入式linux内核到ARM处理器中;完成了各应用程序的编制,给出了详细的程序流程图;设计了基于Qt/Embedde的人机交互界面(GUI)。 基于arm-linux嵌入式电能质量监测仪不仅数据处理功能强、人机交互性好、系统升级简单、还能进行远程监控。在此基础上可进一步开发,向微型化、高度智能化等方向发展,以满足不同场合的需求,具有较大的使用价值和广阔的应用前景。

    标签: ARMLinux 嵌入式 电能质量 监测仪

    上传时间: 2013-05-16

    上传用户:frank1234

  • 基于ARM的气敏传感器无线传输系统的实现

    经济的快速发展使得人们越来越注重生活质量,对于有害气体的检测成为人们的迫切要求,我国气敏传感器发展迅速,但由于气敏传感器的高阻值特性及接口电路复杂等原因,气敏传感器测量装置发展缓慢。在了解气敏传感器的气敏机理及气敏传感器的工作原理的前提下,设计了一种新型的气体浓度测量装置,并将采集到的信号处理后通过无线传输设备传送。该装置以ARM7为内核的LPC2131 作为微处理器,利用其强大的数据计算处理能力及控制能力,设计出了显示气体浓度值的测量电路。此外由于因LPC2131 内部集成了多种硬件电路接口,有效地降低了成本,减小了装置体积。 在无线传输部分,采用挪威Nordic公司的单片射频收发器nRF403,nRF403工作在433或315MHz国际上通用的ISM频段,双工作频段可以自由切换,FSK 调制解调,采用直接数字合成DSS和锁相环稳频PLL 进行频率合成,频率稳定性好,发射数据时无方向性要求,在高速移动和振动等情况有抗干扰能力。本测量装置的设计主要包括硬件和软件两大部分。硬件部分由四部分组成:数据采集电路、ARM系统模块电路设计、无线收发电路模块、显示模块组成。软件部分的设计包括:通道选择程序设计、A/D转换程序设计、信号处理程序(算法)、无线收发程序、液晶模块程序设计、以及PC端应用程序设计。经过实际的测量,本装置可对外界气体浓度进行准确的测量,精度保持误差在1.5%以内。本装置具有高灵敏度、小型、简单、低耗等优点。

    标签: ARM 气敏传感器 无线传输系统

    上传时间: 2013-04-24

    上传用户:17826829386

  • 16QAM基带Modem的FPGA芯片设计

    本文对16QAM基带Modem的FPGA芯片设计进行了研究与论述.首先介绍了16QAM调制的原理和16QAM基带Modem的FPGA芯片总体设计,以及一些FPGA设计的基本原则.接着介绍了高性能滤波器的FPGA设计方法,并采用多相结构滤波器和分布式算法(DA)设计了发送端平方根升余弦滚降滤波器.然后介绍了自适应盲均衡器的设计,该均衡器是一个复数结构的横向滤波器,采用复用抽头的结构来节省资源,本文对自适应均衡器的核心运算单元-采用booth编码算法设计的高性能乘累加(MAC)运算单元进行了详细描述.接下来介绍了载波恢复环路的FPGA设计,这是一个数字二阶锁相环,本文推导了数字二阶锁相环和模拟二阶锁相环的对应关系.DD相位检测算法中的反正切函数tan

    标签: Modem FPGA QAM 16

    上传时间: 2013-04-24

    上传用户:dajin

  • 基于FPGA和DSP的红外图像预处理算法研究

    随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使用硬件描述语言,可以实现特定的信号处理算法,如FFT、FIR等算法,为电子设计工程师提供了新的选择。实时图像处理系统采用FPGA+DSP的结构来完成整个复杂的图像处理算法。将图像处理算法进行分类,FPGA和DSP份协作发挥各自的长处,对于算法实现简单、运算量大、实时性高的这类处理过程由大容量高性能的FPGA实现,DSP则用来处理经过预处理后的图像数据,来运行算法结构复杂,乘加运算多的算法。整个系统主要包括FPGA处理单元、DSP处理单元以及PCI接口通讯三个部分。主要取得的了以下的研究成果:(1)研究了FPGA的工作原理及应用,完成了Stratix芯片的选型。设计了数字图像处理板的电路原理图和PCB设计图。并对电路板进行调试,工作正常。(2)完成了FPGA程序下载电缆的PCB电路设计,并调试成功,应用到FPGA的调试下载配置中,取得了良好的实验与经济效果。(3)充分利用FPGA的设计开发软件与工具,完成了中值滤波、形态学滤波和自适应阈值的FPGA实现,并给出了详细的实现过程。将算法下载到FPGA芯片,经过试验调试,达到要求。(4)研究了PCI接口通讯的实现方式,选用PCI9054芯片实现通讯,完成PCI接口电路设计,经过调试,实现了中断、DMA等方式,满足了数据传输的要求。(5)学习了C6701DSP芯片的工作特性以及内部功能结构,完成了DSP外围存储器的扩展、时钟信号发生以及电源模块等外围电路的设计。

    标签: FPGA DSP 红外 图像预处理

    上传时间: 2013-07-22

    上传用户:Divine

  • 数字复接器的FPGA设计与实现

    该文首先分析了线路码的一般问题;其次分析了正码速调整的基本原理及所涉及的一般问题,并说明了用FPGA进行电路设计的一般方法;最后分析了该系统所产生的抖动,如抖动的产生,分类以及如何减小抖动等,并对该课题所产生的两类抖动即正码速调整引入的侯时抖动和平滑锁相环引入的抖动进行了分析,并用Matlab仿真工具对锁相环的抖动与其环路带宽之间的关系进行了仿真与计算. 作者的工作主要包括: 1.利用FPGA完成了复接、分接系统的设计和调试.2.利用FPGA完成了HDB3线路码的设计与调试.3.利用锁相环完成了码速恢复.4,对该复接分接系统所产生的抖动进行了理论分析和仿真.5.对FPGA进行了误码率测试,误码性能优于10

    标签: FPGA 数字复接器

    上传时间: 2013-04-24

    上传用户:songnanhua

  • 多业务PDH单片FPGA解决方案

    随着通信网的发展和用户需求的提高,光纤通信中的PDH体系逐渐被SDH体系所取代.SDH光纤通信系统以其通信容量大、传输性能好、接口标准、组网灵活方便、管理功能强大等优点获得越来越广泛的应用.但是在某些对传输容量需求不大的场合,SDH的巨大潜力和优越性无法发挥出来,反而还会造成带宽浪费.相反,PDH因其容量适中,配置灵活,成本低廉和功能齐全,可针对客户不同需要设计不同的方案,在某些特定的接入场合具有一定的优势.本课题根据现实的需要,提出并设计了一种基于PDH技术的多业务单片FPGA传输系统.系统可以同时提供12路E1的透明传输和一个线速为100M以太网通道,主要由一块FPGA芯片实现大部分功能,该解决方案在集成度、功耗、成本以及灵活性等方面都具有明显的优势.本文首先介绍数字通信以及数字复接原理和以太网的相关知识,然后详细阐述了本系统的方案设计,对所使用的芯片和控制芯片FPGA做了必要的介绍,最后具体介绍了系统硬件和FPGA编码设计,以及后期的软硬件调试.归纳起来,本文主要具体工作如下:1.实现4路E1信号到1路二次群信号的复分接,主要包括全数字锁相环、HDB3-NRZ编解码、正码速调整、帧头检测和复分接等.2.将以太网MII接口来的25M的MII信号通过码速变换到25.344M,进行映射.3.将三路二次群信号和变换过的以太网MII信号进行5b6b编解码,以利于在光纤上传输.4.高速时提取时钟采用XILINX的CDR方案.并对接收到的信号经过5b6b解码后,分接出各路信号.

    标签: FPGA PDH 多业务 方案

    上传时间: 2013-07-23

    上传用户:lansedeyuntkn

  • NE564,SE564锁相环演示板在FM和FSK和BPSK解调器上的应用

    The new demoboard set for the NE/SE564 provides the capabilityfor demonstrating three different

    标签: 564 BPSK FSK NE

    上传时间: 2013-04-24

    上传用户:long14578

  • 基于ARM和DSP的电能质量监测仪的研究

    电能是一种使用最为广泛的能源,其应用程度已成为一个国家发展水平的主要标志之一。随着计算机、电力电子和信息技术等高新产业的发展和普及,电能质量已成为电力部门及其用户日益关注的问题,对电能质量监测和分析也具有重要的现实意义。本文主要对电能质量监测分析的相关理论和技术进行了研究,设计了基于DSP和ARM的双CPU电能质量监测仪的硬件系统和软件系统。 本文首先对电能质量当前国内外的研究现状进行了分析,对电能质量相关分析方法进行了阐述,提出了电能质量监测仪的设计思路。本文采用双CPU的硬件结构方式,利用ARM管理键盘和显示等人机接口,采用高速数字信号处理器。TMS320LF2407作为运算单元,采用专门的14位AD转换芯片来实现高精度的采样,同时利用锁相环电路硬件跟踪电网频率。软件系统方面采用了模块化设计,以便于软件功能的改进和升级。在理论方面也有所研究,以谐波源-六脉动整流桥为研究对象,分析控制角和换相重叠角与谐波电流大小之间的关系,并通过PSCAD/EMTDC仿真验证理论分析的准确性;对于暂态电能质量扰动采用小波变换进行检测,并通过Matlab仿真验证检测效果。 本文最后对电能质量的实测数据进行分析,指出当前电能质量中存在的问题,并给出了相应的改善措施。对电能质量监测仪进行了误差分析,并结合误差的原因提出了软件校正方法。

    标签: ARM DSP 电能质量 监测仪

    上传时间: 2013-04-24

    上传用户:liuqy

  • 基于FPGA的多路码分复用通信系统实现

    第三代移动通信系统及技术是目前通信领域的研究热点。本系统采用了第三代移动通信系统的部分关键技术,采用直接序列扩频方式实现多路宽带信号的码分复用传输。在系统设计中,我们综合考虑了系统性能要求,功能实现复杂度与系统资源利用率,选择了并行导频体制、串行滑动相关捕获方式、延迟锁相环跟踪机制、导频信道估计方案和相干解扩方式,并在Quartus软件平台上采用VHDL语言,在FPGA芯片CycloneEP1C12Q240C8上完成了系统设计。通过对硬件测试板的测试表明文中介绍的方案和设计方法是可行和有效的。并在测试的基础上对系统提出了改进意见。

    标签: FPGA 多路 通信系统

    上传时间: 2013-06-27

    上传用户:fzy309228829

  • 基于FPGA的DDS的研究设计与实现

    频率合成技术广泛应用于通信、航空航天、仪器仪表等领域。目前,常用的频率合成技术有直接式频率合成、锁相频率合成和直接数字频率合成(DDS)。DDS系统可以很方便地获得频率分辨率很精细且相位连续的信号,也可以通过改变相位字改变信号的相位,因此也广泛用于数字通信领域。 本论文是利用FPGA完成一个DDS系统。DDS是把一系列数字量形式的信号通过D/A转换形成模拟量形式的信号的合成技术。主要是利用高速存储器作查寻表,然后通过高速D/A转换器产生已经用数字形式存入的正弦波(或其他任意波形)。一个典型的DDS系统应包括:相位累加器,可在时钟的控制下完成相位的累加(一般由ROM实现);DA转换电路,将数字形式的幅度码转换成模拟信号。 本文根据设计指标,进行了DDS系统分析和设计,包括DDS系统框图的设计,相位控制字和频率控字的设计,以及软件和硬件设计,重点在于利用FPGA改进设计,包括控制系统(频率控制器和初始相位控制器),寻址系统(相位累加器和数据存储器),以及转换系统(D/A转换器和滤波器)的设计。介绍了利用现场可编程逻辑门阵列(FPGA)实现数控振荡器(DNO,即DDS)的原理、电路结构,重点介绍了DDS技术在FPGA中的实现方法,给出了采用ALTERA公司的FIEX1OK系列FPGA芯片EPF10K20TC144-4芯片进行直接数字频率合成的VHDL源程序。

    标签: FPGA DDS

    上传时间: 2013-04-24

    上传用户:huangzchytems