钳位

共 53 篇文章
钳位 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 53 篇文章,持续更新中。

AD转换TLC2543的C小程序

12位ADTLC1543程序,很有用

简单的多输出范围16位DAC设计

<p> &nbsp;</p> <div> Precision 16-bit analog outputs with softwareconfigurableoutput ranges are often needed in industrialprocess control equipment, analytical and scientificinstruments and automati

四位数码管计数器仿真实现

简单的方法

在AD9981上实现自动失调功能

<div> AD9981是首款集成自动失调功能的显示电子器件(DEPL)。自动失调功能通过计算所需的失调设置来工作,从而在箝位期间产生给定的输出代码。当自动失调使能时(寄存器0x1B:5 = 1),寄存器0x0B-0x10的设置由自动失调电路用作期望的箝位代码(或目标代码),而非失调值。电路会在箝位后(但仍在&ldquo;后肩&rdquo;期间)输出代码和目标代码作比较,然后上调或下调失调以进行

利用精密模拟微控制器ADuC7024和数字加速度计ADXL345检测低g加速度

ADXL345是一款小巧纤薄的低功耗三轴加速度计,可以对高达&plusmn;16 g的加速度进行高分辨率(13位)测量。数字输出数据为16位二进制补码格式,可通过SPI(3线或4线)或者I2C数字接口访问。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/31-13020115535IS.jpg" style="width: 497px; h

DN494 - 驱动一个低噪声、低失真18位、1.6Msps ADC

<div> LTC&reg;2379-18 是一款 18 位、1.6Msps SAR ADC,具有极高的 SNR (101dB) 和 THD (&ndash;120dB)。该器件还具有一种独特的数字增益压缩功能,因而免除了在 ADC驱动器电路中增设一个负电源的需要。<br /> <img alt="" src="http://dl.eeworm.com/ele/img/829019-13052

基于Multisim的计数器设计仿真

<span id="LbZY">计数器是常用的时序逻辑电路器件,文中介绍了以四位同步二进制集成计数器74LS161和异步二-五-十模值计数器74LS290为主要芯片,设计实现了任意模值计数器电路,并用Multisim软件进行了仿真。仿真验证了设计的正确性和可靠性,设计与仿真结果表明,中规模集成计数器可有效实现任意模值计数功能,并且虚拟仿真为电子电路的设计与开发提高了效率。<br /> <img a

MT-003 了解SINAD、ENOB、SNR、THD、THD + N、SFDR,不在噪底中迷失

用于定量表示ADC动态性能的常用指标有六个,分别是:SINAD(信纳比)、ENOB(有效位 数)、SNR(信噪比)、THD(总谐波失真)、THD + N(总谐波失真加噪声)和SFDR(无杂散动态 范围)

证券模拟实验室管理制度

证券模拟实验室工作人员日常行为准则<BR>1、 必须注意环境卫生。禁止在实验室、办公室内吃食物、抽烟、随地吐痰;对于意外或工作过程中污染实验室地板和其它物品的,必须及时采取措施清理干净,保持实验室无尘洁净环境。 <BR>2、 必须注意个人卫生。工作人员仪表、穿着要整齐、谈吐文雅、举止大方。 <BR>3、 实验室用品要各归其位,不能随意乱放。 <BR>4、 实验室应安排人员值日,负责实验室的日常整理

24位ADC在心电图中的应用笔记

<div> Abstract: This application note describes the essential workings of an electrocardiogram (ECG). It discussesfactors that disrupt the ECG signals and make reliable, highly-accurate electrical ch

MSP430ADC采样12864显示

自己整理的MSP430程序,已经调试通过,注释清晰模块化很强。16位AD采样,12864字符数字显示,欢迎下载,如有改进意见希望回馈。谢谢!

基于选择进位32位加法器的硬件电路实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.99431800842285px;">为了缩短加法电路运行时间,提高FPGA运行效率,利用选择进位算法和差额分组算法用硬件电路实现32位加法器,差额分组中的加法单

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

定点乘法器设计(中文)

<p> &nbsp;</p> <p>  定点乘法器设计(中文)</p> <p>  运算符:</p> <p>   + 对其两边的数据作加法操作; A + B</p> <p>   - 从左边的数据中减去右边的数据; A - B</p> <p>   - 对跟在其后的数据作取补操作,即用0减去跟在其后的数据; - B</p> <p>   * 对其两边的数据作乘法操作; A * B</p> <

ADC模数转换器有效位计算

<p> 将模拟信号转换为数字信号后再进行处理,是当前信号处理普遍使用的方法,模数转换器(ADC)就是将模拟信号转换为数字信号的器件,所以计算其有效转换位数对系统性能评估就显得尤为重要。文中结合项目工程实践,讨论了ADC有效转换位数的两种测试方法:噪声测试法和信噪比测试法,并对两种方法进行了仿真与分析。<br /> <img alt="" src="http://dl.eeworm.com/el

TLC5510应用

8位高速AD转换器TLC5510的应用

数位与类比PC TV Dongle的设计

Dongle泛指任何能插到電腦上的小型硬體,PC TV dongle則是用來在PC上觀看電視節目所用的擴充裝置。一般來說,依照採用的電視訊號規格,PC TV dongle可區分成兩大類:若使用的訊源為數位訊號,則屬於數位PC TV dongle;若使用的是類比訊號,則屬於類比PC TV dongle。全球各地皆有不同的採納階段,且推行的廣播標準也不盡相同。

14位Pipeline ADC设计的带隙电压基准源技术

关于pineline ADC的设计文献

利用数字电位计AD5292构建30V低成本DAC

图1所示电路采用digiPOT+系列数字电位计AD5292、双通道运算放大器ADA4091-2和基准电压源ADR512,提供一种低成本、高电压、单极性DAC。该电路提供10位分辨率,输出电压范围为0 V至30 V,能够提供最高&plusmn;20 mA的输出电流。AD5292可以通过SPI兼容型串行接口编程。<br /> <img alt="" src="http://dl.eeworm.com/

基于MC9S08SL8的电动汽车仪表盘信号转换器设计

<span id="LbZY">笔者以Freescale的S08系列8位微处理器MC9S08SL8为核心,为某电动汽车设计了一款仪表盘信号转换器,实现了电机转速检测、与电机控制器的LIN通信、原车仪表信号模拟等功能。利用芯片内部资源特性设计了其硬件结构及电路,根据仪表盘的原理和工作方式设计了软件流程,装车试验运行稳定,有很高的实用价值。<br /> <img alt="" src="http://