基于FPGA的can 总线设计,采用verilog语言编写。在FPGA的开发环境下,新建一个工程,然后将本文件中的各个源代码添加进工程里,即可运行仿真。
上传时间: 2013-09-03
上传用户:498732662
基于FPGA的I2C总线模拟,采用verilog HDL语言编写。
上传时间: 2013-09-03
上传用户:rologne
并口epp模式下与fpga通信例子,附源码
上传时间: 2013-09-03
上传用户:caiqinlin
CPLD与51单片机总线接
上传时间: 2013-09-03
上传用户:ewtrwrtwe
CPLD的VerilogHDL总线代码,在EPM7128SLC84-10+Quartus4平台上运行通过.
标签: VerilogHDL Quartus CPLD 7128
上传时间: 2013-09-03
上传用户:gaojiao1999
基于FPGA的串行通信UART控制器,采用VHDL语言编写,包含多个子模块。\r\n在ISE或FPGA的其它开发环境下新建一个工程,然后将文档中的各个模块程序添加进去,即可运行仿真。源程序已经过本人的仿真验证。
上传时间: 2013-09-03
上传用户:xieguodong1234
结合XILINXCPLD所做的模拟RS232通信verilog源程序
标签: XILINXCPLD verilog 232 RS
上传时间: 2013-09-03
上传用户:gps6888
用VHDL语言在CPLD上实现串行通信
上传时间: 2013-09-06
上传用户:q3290766
程序主要用硬件描述语言(VHDL)实现:\r\n单片机与FPGA接口通信的问题
上传时间: 2013-09-06
上传用户:ddddddos
1、 利用FLEX10的片内RAM资源,根据DDS原理,设计产生正弦信号的各功能模块和顶层原理图; 2、 利用实验板上的TLC7259转换器,将1中得到的正弦信号,通过D/A转换,通过ME5534滤波后在示波器上观察; 3、 输出波形要求: 在输入时钟频率为16KHz时,输出正弦波分辨率达到1Hz; 在输入时钟频率为4MHz时,输出正弦波分辨率达到256Hz; 4、 通过RS232C通信,实现FPGA和PC机之间串行通信,从而实现用PC机改变频率控制字,实现对输出正弦波频率的控制。
上传时间: 2013-09-06
上传用户:zhuimenghuadie