虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

运行<b>控制</b>系统

  • TDSCDMA频点拉远系统的FPGA设计与实现.rar

    随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及TDD双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制TDD系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。

    标签: TDSCDMA FPGA 频点

    上传时间: 2013-07-20

    上传用户:rishian

  • 基于NiosⅡ的FPGACPU调试技术研究.rar

    本文研究了基于Nios Ⅱ的FPGA-CPU调试技术。论文研究了NiosⅡ嵌入式软核处理器的特性;实现了以Nios Ⅱ嵌入式处理器为核心的FPGA-CPU调试系统的软、硬件设计;对两种不同类型的FPGA-CPU进行了实际调试,对实验数据进行了分析。 在硬件方面,为了控制和检测FPGA-CPU,设计并实现了FPGA-CPU的控制电路、FPGA-CPU的内部通用寄存器组扫描电路、存储器电路等;完成了各种外围设备接口的设计;实现了调试系统的整体设计。 在软件方面,设计了调试监控软件,完成了对FPGA-CPU运行的控制和信号状态的监测。这些信号包括地址和数据总线以及各种寄存器的数据等;实现了多种模式下的FPGA-CPU调试支持单时钟调试、单步调试和软件断点多种调试模式。此外,设计了专用的编译软件,实现了基于不同指令系统的伪汇编程序编译,提高了调试效率。 本文作者在实现了FPGA-CPU调试系统基础上,对两种指令系统不同、结构迥异的FPGA-CPU进行实际调试。调试结果表明,这种基于IP核的可复用设计技术,能够在一个FPGA芯片内实现调试系统和FPGA-CPU的无缝连接,能够有效地调试FPGA-CPU。

    标签: FPGACPU Nios 调试

    上传时间: 2013-08-04

    上传用户:zhch602

  • 基于ARM的温室作物长势远程视频监测系统研究

    本文在充分了解并分析温室监控技术及其配套设施发展现状的基础上,结合目前对温室作物长势诊断技术研究的需求,试图将嵌入式远程视频采集技术应用到温室监测中,综合利用现代电子技术、视频监测技术、网络技术,获取温室作物的生长状况、肥水需求情况以及病虫草害动态等信息的反应载体作物的生长图像,为作物生产管理者或管理决策者提供及时准确的图像数据信息,便于采取各种管理措施。本文的主要研究内容如下: 远程视频监测硬件系统的设计和测试。本系统的主控制器选用以Samsung公司的基于ARM920T内核的微控制器S3C2410A为主控芯片的核心板,它已经完成了最小系统的设计,并扩展了存储器,引出了相应的接口;视频获取设备选用基于中星微zc301p处理器的北大青鸟MPC-30B USB接口摄像头;在最小系统上扩展了USB通信接口、SD卡存储器接口、网络通信接口、液晶显示屏接口、以及JTAG仿真调试接口等;最后完成整个系统的焊接和测试。 嵌入式Windows CE.net操作系统的移植。针对本系统的特点对Windows CE.net操作系统进行裁剪,在Microsoft Platform Builder5.0集成开发环境下,定制一个适合本系统需要的操作系统;针对本硬件系统的特殊性编写相应的系统启动引导程序Bootloader;最后实现WindowsCE.net操作系统的移植和调试。 远程视频监测软件系统的设计和调试。首先给系统的各个外设和接口设计驱动程序,以保证它们能够正常工作,主要是视频采集摄像头驱动程序的设计和调试;在Embedded VisualC++开发环境下,设计视频采集、编码压缩、存储、本地显示和网络传输程序,并完成整个软件系统的调试。在Visual C++6.0开发环境下设计远程监测中心PC机的应用程序,通过网络接收远程传来的图像信息,并加以处理,实现图像信息的网络远程接收、显示、存储等处理工作。 整个软硬件系统联合调试运行结果表明,系统应用于温室作物长势视频图像远程监测是可行的,具有小巧便携、成本低廉、能耗较低等特点;系统采集到的图像信息基本上能够满足温室作物长势诊断研究的要求,具有一定的实用价值。

    标签: ARM 远程 视频监测 系统研究

    上传时间: 2013-05-31

    上传用户:t1213121

  • 微型锅炉液位模糊PID控制

    微型锅炉液位模糊PID控制:本文研究基于Profibus 现场总线和以太网两级网络的过程控制系统实验装置,被控对象是模拟电热锅炉。重点介绍了模糊PID 控制算法在锅炉液位控制实验系统中的应用,说明了实

    标签: PID 锅炉液位 模糊 控制

    上传时间: 2013-04-24

    上传用户:liglechongchong

  • 基于ARM的变压器绕组变形检测系统的研制

    电力变压器是电力系统的重要设备之一,其安全运行对于保障电力系统的安全可靠运行意义重大。对变压器绕组进行状态检测和故障诊断,及时发现变压器的事故隐患,避免事故的发生,对提高变压器运行的安全可靠性,具有十分重要的意义。 本文分变压器绕组变形检测基础、嵌入式系统设计基础、硬件设计和软件设计四个部分。前两个部分主要介绍基础的背景知识:首先简要介绍了变压器绕组变形的几种测试方法与比较,重点介绍了频响法的诊断原理与模型;然后介绍了嵌入式系统的概念与组成,特别是Linux在ARM上的相关移植。后面的两个部分则在前面的理论基础上分别从硬件和软件介绍了如何实现基于嵌入式系统的变压器绕组变形测试仪:在硬件部分中,利用S3C2410A自带的USB控制器、LCD控制器、SD卡控制器,简化了系统设计,并针对系统需要设计了扫频信号发生器、数据高速采集与缓存等模块;在软件部分中,介绍了ARM基于Linux操作系统的I/O口、USB、LCD驱动的编写,以及相关应用程序的编写包括数据采集部分程序、LCD、串口通讯程序等,同时本文充分考虑了通讯环节可能引起的延迟问题以及提高系统资源利用效率等因素,提出了将系统设计成多进程的思路,并实现之。

    标签: ARM 变压器 绕组变形 检测系统

    上传时间: 2013-04-24

    上传用户:fsypc

  • 基于ARM的嵌入式测控平台的设计及实现

    嵌入式测控系统和测控装置在工业生产过程控制、仪器仪表及自动化系统、智能楼宇监控等方面得到广泛的应用。由于嵌入式测控系统监控对象的多样性,因此通用性不是很强,传统的设计方法都是从底层的硬件设计开始,再设计专用的软件,导致设计周期长,重复工作多,成本增加。微电子技术和计算机技术的飞速发展,使得微处理器的性能和功能得到极大的提高,为通用型测控平台的构建奠定了基础。 本文提出了一种嵌入式测控平台的设计思路。采用主板和扩展板相结合的模块化设计,使嵌入式测控系统可以在一个标准化平台上进行构建。平台主板选用基于32位ARM7TDMI-S内核的微控制器LPC2292作为核心,加上以太网芯片、CPLD以及其它外围电路,构成了一个维持系统正常运行的最小系统。扩展功能模块包括ZigBee无线通信、USB、A/D、D/A、液晶触摸屏等模块,通过层叠式结构与主板连接。测控开发平台在功能、电路、结构上实现了可裁剪、可扩展,能满足大多数嵌入式测控系统的需求。 在实现嵌入式测控开发平台硬件设计的基础上,嵌入式测控平台引入了Nucleus Plus实时操作系统来完成系统资源的管理和任务的调度。文中提出了启动代码模版的概念,简化了移植操作系统的工作,提高了效率。 基于ARM的嵌入式测控开发平台为开发各种智能化、小型化现代测控系统提供了可重用、高性能、图形化、网络化软硬件基础平台和高效的开发模式。从而,大大缩短了软、硬件开发的周期,具有十分重要的意义。 作为在测控开发平台的基础上构建测控系统的实例,研制了气门弹簧负荷计算机自动分选系统的现场级控制器。

    标签: ARM 嵌入式 测控平台

    上传时间: 2013-06-16

    上传用户:kkchan200

  • 基于ARM的嵌入式系统教学实验系统的设计与研究

    随着信息技术的发展和数字化产品的普及以及Intemet广泛深入的应用,从消费电器到工业设备,从民用产品到军用器材,嵌入式系统己被广泛的应用到网络、手持通信设备、消费电子和自动化控制等各个领域。嵌入式系统的广泛应用和发展潜力使其成为21世纪的应用热点之一。为了学习、研究和使用嵌入式技术,国内许多高校都在开展或计划开展嵌入式系统教学。因此,研制基于ARM的嵌入式系统教学实验系统已迫在眉睫。 本文在分析了各种嵌入式教学实验系统功能的基础上,提出并研究设计了一款基于ARM的嵌入式系统教学实验系统。本文概括地阐述了嵌入式系统的概念、设计流程、发展趋势,分析了嵌入式系统教学开展的必要性。根据实验系统的需求分析、功能规划和教学内容安排,设计了一个基于ARM的嵌入式系统教学实验系统的硬件平台,详细论述了硬件平台的设计及实现过程,同时给出了电路原理图。研究了嵌入式操作系统的启动和移植,包括嵌入式操作系统的选型、系统引导程序Bootloader的设计与实现、嵌入式操作系统uCLinux内核的移植。以嵌入式网络为应用背景,分析了嵌入式Boa服务器的程序结构,修改并实现了嵌入式Boa服务器。在Boa服务器的基础上,设计并实现了远程控制嵌入式系统I/O端口的应用程序,实现了通过浏览器控制A/D转换器进行模拟信号采集并获得采样数据的功能。 实验结果表明,所设计的基于ARM的嵌入式系统教学实验系统达到了预期的设计目标,能够满足嵌入式系统教学实验的要求。

    标签: ARM 嵌入式系统 教学实验系统

    上传时间: 2013-05-23

    上传用户:shenglei_353

  • ARM嵌入式系统在家用通信平台中的应用与研究

    智能家庭信息系统是集自动化、计算机、通信技术于一体的“3C”系统,它将各种家电产品结合成一个有机整体,实现了对家电设备进行集中或异地控制和管理,以及能够与外界进行信息交互,以控制终端为突破口作为对家庭信息系统的研究,将有可能在以后的竞争中占据制高点,取得良好的经济和社会效益。 本课题开发的智能家庭信息系统是以实际项目为背景,对基于网络的嵌入式家庭信息系统进行了研究。通过对传统智能家居的特点进行分析,指出了目前市场上的智能家居系统的局限性,提出了基于短距无线网络的现代智能家居系统是将来的发展趋势。 接着对智能家居控制的系统构架以及相关关键技术进行了分析和比较,指出基于IEEE802.15.4的ZigBee技术是目前最适合无线家居控制系统的无线标准,并对该标准进行了深入研究。 论文充分考虑到家庭信息化网络的现状和家庭内部各信息家电的互连、集中控制、远程访问与控制的需求,以及低成本实现的实际需要,及设备互连对传输带宽和使用灵活性等特点的需要,设计了以无线ZigBee技术组成家庭网络体系总体结构,避免了在家庭内部布线的缺陷,且满足了功耗低,成本低,网络容量大等要求。 设计了新型无线通讯模块,该模块主控芯片采用8位低功耗微控制器ATMEGA64及CHIPCON公司推出的首款符合2.4 GHZ IEEE802.15.4标准的射频收发器CC2420来实现ZigBee模块,它可以降低无线通讯的成本和提高无线通讯的可靠性,可以单独使用,也可以嵌入其它设备。 论文采用了免费、公开的linux操作系统,并给出了在Linux上的开发流程。 最后,论文具体分析了无线ZigBee协议、ZigBee组网技术以及它们在将来的广泛应用。深入地研究了HTTP超文本传输协议,设计了远程客户端访问和控制家用电器的界面,并给出了部分软件设计流程图。

    标签: ARM 嵌入式系统 中的应用

    上传时间: 2013-04-24

    上传用户:agent

  • TDSCDMA频点拉远系统的FPGA设计与实现

    随着TD—SCDMA技术的不断发展,TD—SCDMA系统产品也逐步成熟并随之完善。产品家族日益丰富,室内型宏基站、室外型宏基站、分布式基站(BBU+RRU)、微基站等系列化基站产品逐步问世,可以满足不同场景的建网需求。而分布式基站(BBU+RRU)越来越多地受到业界的关注和重视。 本文主要从TD—SCDMA频点拉远系统(RRU)和软件无线电技术的发展入手,重点研究TD—SCDMA频点拉远系统的FPGA设计与实现。TD—SCDMA通信系统通过灵活分配不同的上下行时隙,实现业务的不对称性,但是多路数字中频所构成的系统成本高和控制的复杂性,以及TDD双工模式下,系统的峰均比随时隙数增加而增加,对整个频点拉远系统的前端放大器线性输入提出了很高的要求。TD—SCDMA系统使用软件无线电平台,一方面软件算法可以有效保证时隙分配的准确性,保证对前端控制器的开关控制,以及对上下行功率读取计算和子帧的灵活提取,另一方面灵活的DUC/CFR算法可以有效的提高频带利用率和抗干扰能力,有效的控制TDD系统的峰均比,有效降低系统对前端放大器线性输出能力的要求。 本文主要研究软件无线电中DUC和CFR的关键技术以及FPGA实现,DUC主要由3倍FIR内插成型滤波器、2倍插值补偿滤波器以及5级CIC滤波器级联组成;而CFR主要采用类似基带削峰的加窗滤波的中频削峰算法,可以降低相邻信道的溢出,更有效的降低CF值。将DUC/CFR以单片FPGA实现,能很好提高RRU性能,减少其硬件结构,降低成本,降低功耗,增加外部环境的稳定性。

    标签: TDSCDMA FPGA 频点

    上传时间: 2013-04-24

    上传用户:18752787361

  • 基于FPGA的多普勒测频系统设计

    多普勒计程仪是根据声波在水中的多普勒效应原理而制成的一种精密测速和计算航程的仪器,它是船用导航设备的重要组成之一。针对于多普勒计程仪的核心问题——频率估计,本文提出了一种基于FPGA实现的多普勒测频方案,它具有抗干扰能力强、运算速度快等特点。本论文主要是围绕系统的测频方案的设计与实现展开的。 本文主要研究工作包括:设计和调试基于FPGA的多普勒测频系统的硬件电路;通过对测频算法的研究,采用VHDL语言设计和实现系统的测频算法和其它接口控制程序,并通过软件仿真,测试设计的正确性。 测频系统的硬件电路设计是本论文工作的主要部分之一,也是基于FPGA的多普勒测频系统的核心部分。整个系统以FPGA作为主处理器,完成系统中所有的数字信号处理和外围接口控制,同时,基于FPGA丰富的片内可编程逻辑资源和外部I/O资源,系统还扩展了丰富的通信接口(UART、USB和以太网接口)和显示电路(LCD和LED),使系统便于与PC机进行数据交换和控制。 系统的软件实现是本文工作的另一重要部分。本文通过对测频算法的研究,完成了基于VHDL实现的过零检测法和FFT算法,同时也实现了对接收机信号的自动增益控制、信号采集和与计算机的通信功能等。

    标签: FPGA 多普勒 测频 系统设计

    上传时间: 2013-04-24

    上传用户:121212121212