Altera公司SoC FPGA产品简介高级信息摘要(英文资料) 图 硬件处理系统
上传时间: 2014-12-28
上传用户:TRIFCT
七天玩转Altera:学习FPGA必经之路包括基础篇、时序篇和验证篇三个部分。
上传时间: 2013-10-11
上传用户:woshinimiaoye
PowerSOPC-2C35核心板原理图
上传时间: 2014-12-28
上传用户:zhanditian
本资料是关于Altera公司 Stratix V GX FPGA开发板电路图的资料。资料包括开发板原理图、PCB图。
上传时间: 2014-01-22
上传用户:18707733937
AstroII-EVB-F1K(A)-L144开发板用户指南
标签: AstroII-EVB-F 144 开发板 用户
上传时间: 2013-11-22
上传用户:zhichenglu
DE0开发板用户手册
上传时间: 2014-12-28
上传用户:liu999666
开发板引脚资料
上传时间: 2013-11-24
上传用户:啊飒飒大师的
fpga开发板电路图有10多种fpga开发板电路图,供下载。 Cyclone II EP2C20 原理图.pdf
上传时间: 2014-05-25
上传用户:smallfish
为有效控制固态功率调制设备,提高系统的可调性和稳定性,介绍了一种基于现场可编程门阵列( FPGA)和微控制器(MCU) 的多路高压IGBT 驱动触发器的设计方法和实现电路。该触发器可选择内或外触发信号,可遥控或本控,能产生多路频率、宽度和延时独立可调的脉冲信号,信号的输入输出和传输都使用光纤。将该触发器用于高压IGBT(3300 V/ 800 A) 感应叠加脉冲发生器中进行实验测试,给出了实验波形。结果表明,该多路高压IGBT驱动触发器输出脉冲信号达到了较高的调整精度,频宽’脉宽及延时可分别以步进1 Hz、0. 1μs、0. 1μs 进行调整,满足了脉冲发生器的要求,提高了脉冲功率调制系统的性能。
上传时间: 2013-10-22
上传用户:zhulei420
高速串并转换器的设计是FPGA 设计的一个重要方面,传统设计方法由于采用FPGA 的内部逻辑资源来实现,从而限制了串并转换的速度。该研究以网络交换调度系统的FGPA 验证平台中多路高速串并转换器的设计为例,详细阐述了1 :8DDR 模式下高速串并转换器的设计方法和16 路1 :8 串并转换器的实现。结果表明,采用Xilinx Virtex24 的ISERDES 设计的多路串并转换器可以实现800 Mbit/ s 输入信号的串并转换,并且减少了设计复杂度,缩短了开发周期,能满足设计要求。关键词:串并转换;现场可编程逻辑阵列;Xilinx ; ISERDES
上传时间: 2013-11-03
上传用户:王小奇