虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

超高速

  • LVDS与高速PCB设计

    LVDS(低压差分信号)标准ANSI/TIA /E IA26442A22001广泛应用于许多接口器件和一些ASIC及FPGA中。文中探讨了LVDS的特点及其PCB (印制电路板)设计,纠正了某些错误认识。应用传输线理论分析了单线阻抗、双线阻抗及LVDS差分阻抗计算方法,给出了计算单线阻抗和差分阻抗的公式,通过实际计算说明了差分阻抗与单线阻抗的区别,并给出了PCB布线时的几点建议。关键词: LVDS, 阻抗分析, 阻抗计算, PCB设计 LVDS (低压差分信号)是高速、低电压、低功率、低噪声通用I/O接口标准,其低压摆幅和差分电流输出模式使EM I (电磁干扰)大大降低。由于信号输出边缘变化很快,其信号通路表现为传输线特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件进行PCB (印制电路板)设计时,超高速PCB设计和差分信号理论就显得特别重要。

    标签: LVDS PCB

    上传时间: 2013-10-31

    上传用户:adada

  • 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计

    介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性。

    标签: FPGA ASIC 多功能 可编程逻辑器件

    上传时间: 2014-07-27

    上传用户:llandlu

  • 介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计

    介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性

    标签: FPGA ASIC 多功能 可编程逻辑器件

    上传时间: 2015-10-24

    上传用户:偷心的海盗

  • VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写

    VHDL是Very High Speed Integrated Circuit Hardware Description Language的缩写, 意思是超高速集成电路硬件描述语言。对于复杂的数字系统的设计,它有独特的作用。它的硬件描述能力强,能轻易的描述出硬件的结构和功能。这种语言的应用至少意味着两种重大的改变:电路的设计竟然可以通过文字描述的方式完成;电子电路可以当作文件一样来存储。随着现代技术的发展,这种语言的效益与作用日益明显,每年均能够以超过30%的速度快速成长。 这次毕业设计的内容是在简要介绍了VHDL语言的一些基本语法和概念后,进一步应用VHDL,在MAX+plusII 的环境下设计一个电子钟,最后通过仿真出时序图实现预定功能。电子钟的时间显示用到了七段数码管(或称七段显示器)的电路设计,内部的时间控制输出则用到了各种设计,包括:加法计数器,扫描电路,控制秒、分、时的分频电路,各种数制的转换。

    标签: Description Integrated Hardware Language

    上传时间: 2016-03-08

    上传用户:hwl453472107

  • 本系统由白天来晚上去自行研发基于ASP语言基础以及Access数据库的拥有多功能查询的应用程序

    本系统由白天来晚上去自行研发基于ASP语言基础以及Access数据库的拥有多功能查询的应用程序,具有超高速查询,准确方便;支持模糊查询,扩大查询范围与准确性;数据自动生成,简化后台庞大的数据管理;开设留言板功能,可供用户与管理员之间的交流等功能。本系统从2007-11-9日开始制作,经过将近一个月的制作,于2007-12-1日完成,在测试过程中,发现有许多错误,重新设计数据库并完善部分程序。本系统主要是参考了www.8684.cn,可能思路不够该站的完善,在以后的路上我会慢慢完善。

    标签: Access ASP 数据库

    上传时间: 2014-11-23

    上传用户:dbs012280

  • 一种硬件描述语言(HDL)

    一种硬件描述语言(HDL),英文全称为Very High Speed Integrated Circuit Hardware Description Language ,超高速集成电路硬件描述语言。

    标签: HDL 硬件描述语言

    上传时间: 2016-05-12

    上传用户:waizhang

  • 用C语言写的100行DES加密算法. DES算法具有极高安全性

    用C语言写的100行DES加密算法. DES算法具有极高安全性,到目前为止,除了用穷举搜索法对DES算法进行攻击外,还没有发现更有效的办法。而56位长的密钥的穷举空间为256,这意味着如果一台计算机的速度是每一秒种检测一百万个密钥,则它搜索完全部密钥就需要将近2285年的时间,可见,这是难以实现的,当然,随着科学技术的发展,当出现超高速计算机后,我们可考虑把DES密钥的长度再增长一些,以此来达到更高的保密程度。

    标签: DES 100 C语言 加密算法

    上传时间: 2014-01-18

    上传用户:bakdesec

  • 近20年来

    近20年来,由于超大规模集成(VLSI)和超高速集成电路(VHSIC)、高精度数控机床、计算机辅助设计和制造,以及其他设计和生产的改进,传感器性能的大大提高,各种面向复杂应用背景的军用或民用多传感器信息系统也随之大量涌现。在多传感器系统中,信息表现形式的多样性、信息容量以及信息的处理速度等要求,都大大超过了人脑的信息综合能力,因此出现了信息融合技术。

    标签:

    上传时间: 2016-05-27

    上传用户:weixiao99

  • M_UART 介绍了通用异步收发器(UART)的原理

    M_UART 介绍了通用异步收发器(UART)的原理,并以可编程逻辑器件FPGA为核心控制部件,基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程完成UART的设计。经测试,该设计完全达到了设计要求。

    标签: M_UART UART 异步收发器

    上传时间: 2014-06-06

    上传用户:ve3344

  • 本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构

    本设计基于数字频率合成技术,采用正弦查找表实现波形产生.直接数字频率合成技术(DDS)是一种先进的电路结构,能在全数字下对输出信号频率进行精确而快速的控制,DDS技术还在解决输出信号频率增量选择方面具有很好的应用,DDS所产生的信号具有频率分辨率高、频率切换速度快、频率切换时相位连续、输出相位噪声低和可以产生任意波形等诸多优点。 文中介绍了DDS的基本原理,对DDS的质谱及其散杂抑制进行了分析。程序设计采用超高速硬件描述语言VHDL描述DDS,在此基础上设计了正弦波、三角波、方波等信号发生器,。完成了软件和硬件的设计,以及实验样机的部分调试。

    标签: DDS 数字频率 合成技术 正弦

    上传时间: 2017-08-16

    上传用户:xmsmh