虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

详细设计资料

  • 大型设计中FPGA的多时钟设计策略,很详细的描述了在FPGA设计中时钟设计的方法

    大型设计中FPGA的多时钟设计策略,很详细的描述了在FPGA设计中时钟设计的方法

    标签: FPGA 大型 多时钟 策略

    上传时间: 2013-09-04

    上传用户:妄想演绎师

  • Cadence版图设计,介绍很详细

    Cadence版图设计,介绍胡很详细,学ORCAD的建议

    标签: Cadence 版图设计

    上传时间: 2013-09-05

    上传用户:电子世界

  • Protel 99se 层次设计详细讲解

    Protel 99se 层次设计详细讲解\r\n设计复杂系统的好工具\r\n模块化简单明了

    标签: Protel 99 se 层次设计

    上传时间: 2013-09-11

    上传用户:zsjzc

  • IPO隔离放大器资料下载中心

    产品广泛应用电力,通讯、仪表仪器、医疗设备,工业控制、汽车电子、安防、广电仪器等领域。 此资料来源于www.szisolation.com 更多详细资料欢迎查阅与浏览   公司拥有一批素质高研发能力强的科研人才和管理人才。公司本着“以人为本,科学创新”的理念,为广大客户提供满意的服务,客户是的满意始终是我们进步的动力。我们博采众长,精湛设计,优选器件,高效管理,严格控制产品的每一道工序。质量是企业生存之本,今天的信誉就是明天的市场。

    标签: IPO 隔离放大器

    上传时间: 2013-10-13

    上传用户:forzalife

  • PCB设计问题集锦

    PCB设计问题集锦 问:PCB图中各种字符往往容易叠加在一起,或者相距很近,当板子布得很密时,情况更加严重。当我用Verify Design进行检查时,会产生错误,但这种错误可以忽略。往往这种错误很多,有几百个,将其他更重要的错误淹没了,如何使Verify Design会略掉这种错误,或者在众多的错误中快速找到重要的错误。    答:可以在颜色显示中将文字去掉,不显示后再检查;并记录错误数目。但一定要检查是否真正属于不需要的文字。 问: What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:这是有关制造方面的一个检查,您没有相关设定,所以可以不检查。 问: 怎样导出jop文件?答:应该是JOB文件吧?低版本的powerPCB与PADS使用JOB文件。现在只能输出ASC文件,方法如下STEP:FILE/EXPORT/选择一个asc名称/选择Select ALL/在Format下选择合适的版本/在Unit下选Current比较好/点击OK/完成然后在低版本的powerPCB与PADS产品中Import保存的ASC文件,再保存为JOB文件。 问: 怎样导入reu文件?答:在ECO与Design 工具盒中都可以进行,分别打开ECO与Design 工具盒,点击右边第2个图标就可以。 问: 为什么我在pad stacks中再设一个via:1(如附件)和默认的standardvi(如附件)在布线时V选择1,怎么布线时按add via不能添加进去这是怎么回事,因为有时要使用两种不同的过孔。答:PowerPCB中有多个VIA时需要在Design Rule下根据信号分别设置VIA的使用条件,如电源类只能用Standard VIA等等,这样操作时就比较方便。详细设置方法在PowerPCB软件通中有介绍。 问:为什么我把On-line DRC设置为prevent..移动元时就会弹出(图2),而你们教程中也是这样设置怎么不会呢?答:首先这不是错误,出现的原因是在数据中没有BOARD OUTLINE.您可以设置一个,但是不使用它作为CAM输出数据. 问:我用ctrl+c复制线时怎设置原点进行复制,ctrl+v粘帖时总是以最下面一点和最左边那一点为原点 答: 复制布线时与上面的MOVE MODE设置没有任何关系,需要在右键菜单中选择,这在PowerPCB软件通教程中有专门介绍. 问:用(图4)进行修改线时拉起时怎总是往左边拉起(图5),不知有什么办法可以轻易想拉起左就左,右就右。答: 具体条件不明,请检查一下您的DESIGN GRID,是否太大了. 问: 好不容易拉起右边但是用(图6)修改线怎么改怎么下面都会有一条不能和在一起,而你教程里都会好好的(图8)答:这可能还是与您的GRID 设置有关,不过没有问题,您可以将不需要的那段线删除.最重要的是需要找到布线的感觉,每个软件都不相同,所以需要多练习。 问: 尊敬的老师:您好!这个图已经画好了,但我只对(如图1)一种的完全间距进行检查,怎么错误就那么多,不知怎么改进。请老师指点。这个图在附件中请老师帮看一下,如果还有什么问题请指出来,本人在改进。谢!!!!!答:请注意您的DRC SETUP窗口下的设置是错误的,现在选中的SAME NET是对相同NET进行检查,应该选择NET TO ALL.而不是SAME NET有关各项参数的含义请仔细阅读第5部教程. 问: U101元件已建好,但元件框的拐角处不知是否正确,请帮忙CHECK 答:元件框等可以通过修改编辑来完成。问: U102和U103元件没建完全,在自动建元件参数中有几个不明白:如:SOIC--》silk screen栏下spacing from pin与outdent from first pin对应U102和U103元件应写什么数值,还有这两个元件SILK怎么自动设置,以及SILK内有个圆圈怎么才能画得与该元件参数一致。 答:Spacing from pin指从PIN到SILK的Y方向的距离,outdent from first pin是第一PIN与SILK端点间的距离.请根据元件资料自己计算。

    标签: PCB 设计问题 集锦

    上传时间: 2013-10-07

    上传用户:comer1123

  • 电源设计经典案例集锦(TI内部培训资料)

    电源设计经典案例集锦(TI内部培训资料)

    标签: 电源设计 案例 内部培训资料 集锦

    上传时间: 2013-11-04

    上传用户:wkxiian

  • TI电源设计官方资料

    TI电源设计官方资料

    标签: TI电源

    上传时间: 2014-12-24

    上传用户:dbs012280

  • 反激式开关电源变压器设计—Fairchild_资料

    反激式开关电源变压器设计—Fairchild_资料

    标签: Fairchild 反激式开关电源 变压器设计

    上传时间: 2013-11-06

    上传用户:松毓336

  • 三极管开关电路设计详细过程

    三极管开关电路设计详细过程:三极管除了可以当做交流信号放大器之外,也可以做为开关之用。严格说起来,三极管与一般的机械接点式开关在动作上并不完全相同,但是它却具有一些机械式开关所没有的特点。图1所示,即为三极管电子开关的基本电路图。由下图可知,负载电阻被直接跨接于三极管的集电极与电源之间,而位居三极管主电流的回路上。

    标签: 三极管 开关 电路设计 详细过程

    上传时间: 2013-11-18

    上传用户:peterli123456

  • 开关电源设计__第二版_Switching_Power_Supply_Design__Second_Edition_(全)

    本书内容翔实、精炼,介绍了进行电源设计必须了解的几乎所有相关的知识,包括以下几个方面。   拓扑概述——常用的15种拓扑;功率开关管的最大电流应力和最大电压应力;对于有确定的输入输出电压、输出功率的功率开关管,最佳拓扑的选择;最佳拓扑的选择;最佳功率开关管的选择。   高频磁原理——铁氧体磁心磁带、集肤效应和邻近效应损耗。   变压器设计——与频率、磁密度、铁心面积和绕线面积以及拓扑有关的函数公式推导;磁心、线圈、变压器总损耗,以及温升的计算;使用常用拓扑的变压器设计实例。   直流电流偏置电感设计——导通直流偏置电流的电感设计。   磁放大器、缓冲器的设计以及谐振变换器。   反馈环稳定性。   主要拓扑的精确波形。 本书第二版增加了该领域内目前最受关注的关于电流的章节,包括功率因数校正、荧火灯使用的高频镇流器和笔记本电脑设计的低输入电压电源。 内容简介本书从最基本的开关变换器分析入手,系统地阐述开关电源电路(设计)的功率转换和脉宽调制原理、驱动电路与闭环反馈的稳定性及磁性元件的设计原则;对各功率变换器器件的参数选择和变换器各部分波形进行了定量分析;利用闭环反馈振荡机理,详细讨论了开关电源电流、电压环反馈系统的稳定性;论述高频开关电源在功率因数校正技术、软开关技术,以及电子镇流器技术等方面的最新动态和发展趋势。内容上不仅对各功率变换器的原理有详尽、系统的论述,同时给出多种新型的拓扑及对应电路反馈环的设计实例。 本书可以作为学习、研究高频开关电源的高校师生的教材,也可作为从事开关电源设计、开发的工程师的设计参考资料。

    标签: Switching_Power_Supply_Design Second_Edition 开关电源设计

    上传时间: 2013-11-21

    上传用户:13788529953