基于Verilog-HDL的硬件电路的实现 9.4 脉冲频率的测量与显示 9.4.1 脉冲频率的测量原理 9.4.2 频率计的工作原理 9.4.3 频率测量模块的设计与实现 9.4.4 while循环语句的使用方法 9.4.5 门控信号发生模块的设计与实现 9.4.6 频率计的Verilog-HDL描述 9.4.7 频率计的硬件实现
标签: Verilog-HDL 9.4 脉冲 频率
上传时间: 2013-12-01
上传用户:frank1234
基于Verilog-HDL的硬件电路的实现 9.5 脉冲周期的测量与显示 9.5.1 脉冲周期的测量原理 9.5.2 周期计的工作原理 9.5.3 周期测量模块的设计与实现 9.5.4 forever循环语句的使用方法 9.5.5 disable禁止语句的使用方法 9.5.6 时标信号发生模块的设计与实现 9.5.7 周期计的Verilog-HDL描述 9.5.8 周期计的硬件实现 9.5.9 周期测量模块的设计与实现之二 9.5.10 改进型周期计的Verilog-HDL描述 9.5.11 改进型周期计的硬件实现 9.5.12 两种周期计的对比
标签: Verilog-HDL 周期 9.5 脉冲
上传时间: 2015-09-16
上传用户:皇族传媒
基于TI DSP TMS320F28XX系列的cpu的开发板原理图。设计开发有用的
上传时间: 2015-09-17
上传用户:er1219
介绍了pic16c54弹片机设计的数字频率计的原理和技巧,给出了主题硬件结构及关键软件的设计
上传时间: 2014-01-08
上传用户:mpquest
编译原理课程设计VC实现源码,以PL0语言做示例,适合初学者使用
上传时间: 2014-01-23
上传用户:lingzhichao
数据库加密技术中散列函数的应用 介绍了散列函数的基本原理及设计要求,结合公开密钥加密方法中的数字证书及数字签名技术,探讨了散列函数在诸如口令保护用户访问权限鉴别和数据加密技术的应用
上传时间: 2013-12-28
上传用户:haohaoxuexi
学习编译原理的实用教程.教程共分7章: 第1章 编译系统概述 第2章 词法分析 第3章 程序设计语言的语法描述 第4章 自上而下的语法分析 第5章 自下而上的语法分析 第6章 语法制导翻译和中间代码生成 第7章 目标代码生成 这7章内容都是清华版电子教案doc格式,并配有所有章节的程序源代码,源代码开发环境为visual c++.
上传时间: 2015-09-28
上传用户:cylnpy
单片机宏汇编器的源程序。给一些爱好者作为学习编译原理和 C 程序设计的例子.
上传时间: 2015-09-29
上传用户:Amygdala
毕业设计论文 介绍UML和使用Rational Roes进行面向对象分析和设计的基本原理与方法.并以实例说明
上传时间: 2015-09-30
上传用户:JasonC
图书馆常用条形码Code39的编码原理及打印设计,pdf文档.
上传时间: 2015-10-01
上传用户:开怀常笑