虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

计算速度

  • 无刷直流电机的直接转矩控制.rar

    无刷直流电机具有体积小、重量轻、效率高和转动惯量小等优点,另外它还具有和直流电机一样的调速特性,而没有直流电机复杂的机械换相设备,所以被广泛应用于伺服控制、数控机床、机器人等工业领域,现代工业的快速发展对无刷直流电机控制系统的性能提出了更高的要求。因此,研究具有响应速度快、调节能力强、控制精度高的无刷直流电机控制系统具有十分重要的意义。 直接转矩控制是一种高性能的电机控制方法,它已经成熟的应用在感应电机和永磁同步电机上,实现了优良的稳态性能和动态响应特性。本文通过大量的文献资料阅读,对无刷直流电机及其相关技术的发展、现状和趋势有了一个比较全面的理解,在此基础上,详细分析了无刷直流电机的数学模型,并提出了一套相应的直接转矩控制方案,建立了仿真和试验平台,进行了仿真分析和实验研究,获得了有价值的研究成果。 本文的主要研究内容包括: (1)详细分析了无刷直流电机的运行机理和数学模型,在此基础上阐述无刷直流电机直接转矩控制的基本控制机理,包括基于逆变器二二导通模式的空间电压矢量的定义和针对无刷直流电机具有非正弦波反电动势这一特点而推导的转矩计算公式等。 (2)提出了一套无刷直流电机直接转矩控制的具体实施方案,并根据这套方案建立了基于Simulink(Matlab)的无刷直流电机直接转矩控制的仿真模型,对所提出的控制方案进行了仿真分析。仿真结果验证了该方案在理论上的可行性。 (3)在理论研究的基础之上,设计研制了一套基于DSP+IPM的无刷直流电机直接转矩控制实验系统,编写了控制程序软件,进行了无刷直流电机直接转矩控制的实验。实验结果达到了预期的要求,证实了直接转矩控制在改善无刷直流电机动态调速性能上的优势。 本论文开展了继异步电机和永磁同步电机之后对无刷直流电机实现直接转矩控制的探索性研究工作。通过理论分析、计算机仿真和实验得出了一些有意义的经验和结论,为课题的进一步深入开展奠定了基础。

    标签: 无刷直流电机 直接转矩控制

    上传时间: 2013-07-11

    上传用户:再见大盘鸡

  • 异步电机无速度传感器矢量控制系统研究.rar

    异步电机无速度传感器矢量控制技术提高了交流传动系统的可靠性,降低了系统的实现成本。准确辨识电机转速是实现无速度传感器矢量控制的关键。 本文对无速度传感器矢量控制系统进行了研究,建立了异步电动机无速度传感器电压解耦矢量控制系统和基于模型参考自适应(MRAS)的无速度传感器矢量控制系统。基于MRAS的无速度传感器矢量控制系统利用电动机定子电压方程和电流方程得到电动机转速的模型参考自适应辨识算法,在此基础上建立了一个改进的变参数MRAS速度辨识数学模型,并利用Matlab软件对基于该速度辨识模型的无速度传感器异步电动机矢量控制系统在不同的情况下进行了详细的仿真研究。仿真结果验证了该改进的变参数MRAS速度辨识模型具有令人满意的辨识精度和动态性能。 基于MRAS的转速估算理论从本质上来说属于基于电机理想模型的转速估算方案,该方法依赖于电机参数,而电机参数在电机运动过程中变化很大,因而给出了对电机的一些定、转子参数进行实时辨识方法,以保持系统的动、静态性能。 在传统型模型参考自适应系统基础上,将系统中原有的自适应调节机构用一个具有在线学习能力的人工神经网络取代,提出一种基于神经网络的异步电机转速估计方法,并给出了速度估计器的神经网络结构和学习算法。最后对基于神经网络转速估计的异步电机矢量控制系统进行了仿真,结果表明该系统具有良好的性能。 简单介绍了基于DSP的异步电机无速度传感器矢量控制系统的硬件结构以及软件系统的设计。

    标签: 异步电机 速度传感器 矢量控制

    上传时间: 2013-05-30

    上传用户:hakim

  • 智能低压TSC动态无功补偿装置的研究.rar

    在电力系统中,无功功率是影响电网稳定的一个重要因素,它关系到整个电力系统能否安全稳定的运行,无功补偿是保证电力系统高效可靠运行的有效措施之一。基于国内电力市场的需求现状,考虑到无功补偿的实现条件和经济适应性,研制出了一种基于DSP TMS320LF2407A控制的TSC型低压动态无功补偿装置。该装置以实时的电网监测数据为依据,以低压网的最佳无功补偿为对象。 本文主要研究了TSC无功补偿的基本原理,无功补偿的控制方式和原理,以及控制器的软、硬件的设计。在硬件设计方面,由DSP TMS320LF2407A作为主控制器,能够实现自动采样计算、无功自动调节、故障保护、数据存储等功能,具有比传统的单片机控制运算速度高,实时性好的特点。采用晶闸管控制投切电容器,完全实现了电容器的快速,无弧,无冲击投切,具有优良的性能。在软件上,采用C语言和汇编语言混合编程,遵循模块化设计原则,提高了系统的通用性和维护的简易程度。在投切原则上,与常见的功率因数控制方案相比较,采用电压无功复合控制,避免了轻载投切振荡,使无功调节更为合理。为了实现装置应具有的功能,本文设计并制作了较为完整的控制电路及其外围设备的硬件电路。它们包括触发电路、采样电路及通讯电路等。文中设计编写了整个控制系统的控制程序,给出了控制软件的结构框图。在本文中,还设计了电容器保护电路,以及装置在电网谐波含量超标时采取的保护措施。实验结果表明,本装置软硬件设计合理,控制方法可行,系统运行可靠,达到了预期的目的。

    标签: TSC 智能低压 动态

    上传时间: 2013-04-24

    上传用户:zaizaibang

  • EC电磁学计算.rar

    EC电磁学计算 电流 温度 线宽 过孔 承受电流

    标签: 电磁学 计算

    上传时间: 2013-04-24

    上传用户:清风徐来吧

  • 基于DSP的移动机器人控制系统设计与避障算法的实现.rar

    移动机器人是机器人研究领域中重要的一个分支,智能移动机器人集人工智能、智能控制、信息处理、图象处理、检测与转换等专业技术为一体,跨计算’机、自动控制、机械、电子等多学科,成为当前智能机器人研究的重点之一。路径规划是移动机器人研究的一个基本而又极其重要的课题。灵活有效的路径规划算法能够帮助机器人适应各种复杂的环境,大大提高机器人的应用领域,尤其是使移动机器人具备自动识别环境的能力,能在未知环境下完成一定的工作。 本文的主要任务是以LEGO Technic组件为本体,重新设计一个控制器,并据此研究移动机器人的避障和路径规划策略。为满足移动机器人避障的实时性、准确性要求,需要有一个功能完善的硬件平台,实现信息采集、处理以及避障的策略。本文设计了一套移动机器人控制器,该控制器以DSP TMS320F2407A为核心,辅之以相应的外围电路、传感器、人机交互、串行通信和电源等模块。车体动力学实验及避障实验结果验证了本文所设计的控制器的性能。 在对移动机器人的避障策略的研究过程中,采用了基于虚拟力场法的位置闭环控制方法,这种方法简化了传统避障方法的数学运算过程,提高了机器人对障碍物的反应速度。最后,设计了一套实验系统,进行相应的避障方法实验。结果表明,所设计的控制器能够完成基本的实时避障功能。

    标签: DSP 移动机器人 控制系统设计

    上传时间: 2013-06-30

    上传用户:gdgzhym

  • SVPWM算法优化及其FPGACPLD实现.rar

    电压空间矢量脉冲宽度调制技术是一种性能优越、易于数字化实现的脉冲宽度调制方案。在常规SVPWM算法中,判定等效电压空间矢量所处扇区位置时需要进行坐标旋转和反正切三角函数的运算,计算特定电压空间矢量作用时间时需要进行正弦、余弦三角函数的运算以及过饱和情况下的归一化处理过程,同时,在整个SVPWM算法中还包含了无理数的运算,这些复杂计算不可避免地会产生大量计算误差,对高精度实时控制产生不可忽视的影响,而且这些复杂运算的计算量大,对系统的处理速度要求高,程序设计复杂,系统运行时间长,占用系统资源多。因此,从工程实际应用的角度出发,需要对常规SVPWM算法进行优化设计。 本文提出的优化SVPWM算法,只需进行普通的四则运算,计算非常简单,克服了上述常规SVPWM算法中的缺点,同时,采用交叉分配零电压空间矢量,并将零电压空间矢量的切换点置于各扇区中点的方法,达到降低三相桥式逆变电路中开关器件开关损耗的目的。SVPWM算法要求高速的数据处理能力,传统的MCU、DSP都难以满足其要求,而具有高速数据处理能力的FPGA/CPLD则可以很好的实现SVPWM的控制功能,在实时性、灵活性等方面有着MCU、DSP无法比拟的优越性。本文利用MATLAB/Simulink软件对优化的SVPWM系统原型进行建模和仿真,当仿真效果达到SVPWM系统控制要求后,在XilinxISE环境下采用硬件描述语言设计输入方法与原理图设计输入方法相结合的混合设计输入方法进行FPGA/CPLD的电路设计与输入,建立相同功能的SVPWM系统模型,然后利用ISESimulator(VHDL/Verilog)仿真器进行功能仿真和性能分析,验证了本文提出的SVPWM优化设计方案的可行性和有效性。

    标签: FPGACPLD SVPWM 算法优化

    上传时间: 2013-07-30

    上传用户:15953929477

  • 基于FPGA的数字图像处理的研究.rar

    图像是人类智能活动重要的信息来源之一,是人类相互交流和认识世界的主要媒体。随着信息高速公路、数字地球概念的提出,人们对图像处理技术的需求与日剧增,同时VLSI技术的发展给图像处理技术的应用提供了广阔的平台。图像处理技术是图像识别和分析的基础,所以图像处理技术对整个图像工程来说就非常重要,对图像处理技术的实现的研究也就具有重要的理论意义与实用价值,包括对传统算法的改进和硬件实现的研究。仿生算法的兴起为图像处理问题的解决提供了一条十分有效的新途径;FPGA技术的发展为图像处理的硬件实现提供了有效的平台。 @@ 本文在详细介绍邻域图像处理算法及其数据结构、遗传算法和蚁群算法基本原理的基础上,将其应用于图像增强和图像分割的图像处理问题之中,并将其用FPGA技术实现。论文中采用遗传算法自适应的确定非线性变换函数的参数对图像进行增强,在采用FPGA来实现的过程中先对系统进行模块划分,主要分为初始化模块、选择模块、适应度模块、控制模块等,然后利用VHDL语言描述各个功能模块,为了提高设计效率,利用IP核进行存储器设计,利用DSP Builder进行数学运算处理。时序控制是整个系统设计的核心,为尽量避免毛刺现象,各模块的时序控制都是采用单进程的Moore状态机实现的。在图像分割环节中,图像分割问题转换为求图像的最大熵问题,采用蚁群算法对改进的最大熵确定的适应度函数进行优化,并对基于FPGA和蚁群算法实现图像分割的各个模块设计进行了详细介绍。 @@ 对实验结果进行分析表明遗传算法和蚁群算法在数字图像处理中的使用明显改善了处理的效果,在利用FPGA实现遗传算法和蚁群算法的整个设计过程中由于充分发挥了FPGA的并行计算能力及流水线技术的应用,大大提高算法的运行速度。 @@关键词:图像处理;遗传算法;蚁群算法;FPGA

    标签: FPGA 数字图像处理

    上传时间: 2013-06-03

    上传用户:小火车啦啦啦

  • 实时视频缩放算法研究及FPGA实现.rar

    调整视频图像的分辨率需要视频缩放技术。如果图像缩放技术的处理速度达到实时性要求就可以应用于视频缩放。 传统图像缩放技术利用插值核函数对已有像素点进行插值重建还原图像。本文介绍了图像插值的理论基础一采样定理,并对理想重建函数Sinc函数进行了讨论。本文介绍了常用的线性图像插值技术及像素填充、自适应插值和小波域图像缩放等技术。然后,本文讨论了分级线性插值算法的思想,设计并实现了FPGA上的分级双三次算法。最后本文对各种算法的缩放效果进行了分析和讨论。 本文在分析现有视频缩放算法基础之上,提出了分级线性插值算法,并应用在简化线性插值算法中。分级线性插值算法以牺牲一定的计算精度为代价,用查找表代替乘法计算,降低了算法复杂度。本文设计并实现了分级双三次插值算法,详细说明了板上系统的模块结构。最后本文将分级线性插值算法与原线性插值算法效果图进行比较,比较结果显示分级插值算法与原算法误差较小,在放大比例较小时可以取代原算法。结果证明分级双三次线性插值算法的FPGA实现能够满足额定帧频,可以进行实时视频缩放。

    标签: FPGA 实时视频 算法研究

    上传时间: 2013-04-24

    上传用户:亚亚娟娟123

  • 基于FPGA的Viterbi译码器设计与实现.rar

    卷积码是广泛应用于卫星通信、无线通信等多种通信系统的信道编码方式。Viterbi算法是卷积码的最大似然译码算法,该算法译码性能好、速度快,并且硬件实现结构比较简单,是最佳的卷积码译码算法。随着可编程逻辑技术的不断发展,使用FPGA实现Viterbi译码器的设计方法逐渐成为主流。不同通信系统所选用的卷积码不同,因此设计可重配置的Viterbi译码器,使其能够满足多种通信系统的应用需求,具有很重要的现实意义。 本文设计了基于FPGA的高速Viterbi译码器。在对Viterbi译码算法深入研究的基础上,重点研究了Viterbi译码器核心组成模块的电路实现算法。本设计中分支度量计算模块采用只计算可能的分支度量值的方法,节省了资源;加比选模块使用全并行结构保证处理速度;幸存路径管理模块使用3指针偶算法的流水线结构,大大提高了译码速度。在Xilinx ISE8.2i环境下,用VHDL硬件描述语言编写程序,实现(2,1,7)卷积码的Viterbi译码器。在(2,1,7)卷积码译码器基础上,扩展了Viterbi译码器的通用性,使其能够对不同的卷积码译码。译码器根据不同的工作模式,可以对(2,1,7)、(2,1,9)、(3,1,7)和(3,1,9)四种广泛运用的卷积码译码,并且可以修改译码深度等改变译码器性能的参数。 本文用Simulink搭建编译码系统的通信链路,生成测试Viterbi译码器所需的软判决输入。使用ModelSim SE6.0对各种模式的译码器进行全面仿真验证,Xilinx ISE8.2i时序分析报告表明译码器布局布线后最高译码速度可达200MHz。在FPGA和DSP组成的硬件平台上进一步测试译码器,译码器运行稳定可靠。最后,使用Simulink产生的数据对本文设计的Viterbi译码器的译码性能进行了分析,仿真结果表明,在同等条件下,本文设计的Viterbi译码器与Simulink中的Viterbi译码器模块的译码性能相当。

    标签: Viterbi FPGA 译码器

    上传时间: 2013-06-24

    上传用户:myworkpost

  • MPEG2视频解码器的FPGA设计.rar

    MPEG-2是MPEG组织在1994年为了高级工业标准的图象质量以及更高的传输率所提出的视频编码标准,其优秀性使之成为过去十年应用最为广泛的标准,也是未来十年影响力最为广泛的标准之一。 本文以MPEG-2视频标准为研究内容,建立系统级设计方案,设计FPGA原型芯片,并在FPGA系统中验证视频解码芯片的功能。最后在0.18微米工艺下实现ASIC的前端设计。完成的主要工作包括以下几个方面: 1.完成解码系统的体系结构的设计,采用了自顶而下的设计方法,实现系统的功能单元的划分;根据其视频解码的特点,确定解码器的控制方式;把视频数据分文帧内数据和帧间数据,实现两种数据的并行解码。 2.实现了具体模块的设计:根据本文研究的要求,在比特流格式器模块设计中提出了特有的解码方式;在可变长模块中的变长数据解码采用组合逻辑外加查找表的方式实现,大大减少了变长数据解码的时间;IQ、IDCT模块采用流水的设计方法,减少数据计算的时间:运动补偿模块,针对模块数据运算量大和访问帧存储器频繁的特点,采用四个插值单元同时处理,增加像素缓冲器,充分利用并行性结构等方法来加快运动补偿速度。 3.根据视频解码的参考软件,通过解码系统的仿真结果和软件结果的比较来验证模块的功能正确性。最后用FPGA开发板实现了解码系统的原型芯片验证,取得了良好的解码效果。 整个设计采用Verilog HDL语言描述,通过了现场可编程门阵列(FPGA)的原型验证,并采用SIMC0.18μm工艺单元库完成了该电路的逻辑综合。经过实际视频码流测试,本文设计可以达到MPEG-2视频主类主级的实时解码的技术要求。

    标签: MPEG2 FPGA 视频解码器

    上传时间: 2013-07-27

    上传用户:ice_qi