表决
共 68 篇文章
表决 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 68 篇文章,持续更新中。
工程
深入解析表决电路的ASM实现,循序渐进讲解硬件逻辑设计与编程方法,适合对底层开发感兴趣的开发者逐步掌握关键技巧。
基于51单片机的8人表决器
想要快速实现多用户表决功能?本项目基于C51单片机设计8人表决器,适合初学者入门实践。通过硬件控制与逻辑编程,解决多路输入采集与状态显示问题,是学习嵌入式控制的实用案例。
七人表决器
用个开关作为表决器的7个输入变量,输入变量为‘1’时表示“赞同”;输入变量为‘0’时表示不赞同。输出接到一二极管上,灯亮表示通过,灯不亮表示不同。采用行为描述的设计,用一变量count表示选举通过的总人数,即7个开关中按下的总数,如果count>3,则表示通过。
verilog
一些基于verilog的代码,有7人表决器,四选一
基于单片机的无线表决系统设计研究
摘要:介绍了利用单片机89C51和无线传输模块PTR2000所构成的无线投票表决系统的原理及系统设计,并着重探讨点对多点无线传输数据时应注意的问题.
表决器
表决器,模拟三位评委的表决,并做出判断,将结果显示于1602上。共用到TX-1C学习板上左二列的S6,S7,S10,S11,S14,S15,S18七个按键。其中S18为清零键,对1602进行清屏和对相关变量清零。每位评委操控两个按键,分别代表“通过”和“不通过”。第一位评委控制S6(通过)与S7(不通过);第二位评委控制S10(通过)与S11(不通过);第三位评委控制S14(通过)与S15(不通过
基于信息融合的图像分段检测
基于鲁棒控制理论,在视觉信息与机械运动信息的有机融合方面采用了多信息分布检测控制的信息融合方法;在理论上证明了各传感器的决策值经过与或逻辑表决融合后,可以使系统的误警概率减小,检测概率增大,并通过实验
7人表决器
七人表决器,使用简洁的VHDL语言实现了七人表决器的功能
嵌入式冗余计算机的设计与实现
根据用户要求,针对高可靠性多余度容错计算机的可靠性设计要点,介绍一种嵌入式冗余计算机的组成和工作原理,论述冗余技术的选择和应用,主要包括冗余模式、同步方式的选择和表决器的设计,给出硬件的可靠性设计措施
PID参数模糊自整定控制算法在运动控制中的应用.pdf
在运动控制系统中,由于被控对象的时变性、非线性和不确定性,传统的pid控制难以取得很好的控制效果,将先进控制策略和传统pid控制相结合是解决上述问题的一种有效途径[1]。近年来出现了一些新的控制算法,如模糊控制、神经网络控制、自适应控制等。模糊控制器不要求确定受控对象的精确数学模型,而根据控制规则组织控制决策表,由控制决策表决定控制量的大小。这种将模糊控制器和传统pid控制相结合的控制策略,使系统
基于FPGA的关节伺服控制器容错技术研究.rar
随着计算机技术和大规模集成电路的飞速发展,伺服控制器在提高性能的同时也增加了复杂性,给系统的可靠性设计带来了新的挑战。对应用于特殊环境下的控制器而言,如何在有限资源的条件下最大限度地实现容错,同时又能达到所要求的性能,是我们所面临的问题。 本论文根据六自由度机器人关节伺服控制器的可靠性要求,对其容错技术进行了研究。首先分析了系统冗余结构的基本类型,并运用马尔科夫模型对各冗余结构的可靠性进行了计算研
课程设计参考设计题目
<p>分组题目 1</p><p>题目一 多位数码管的按键计数器设计 1</p><p>题目二 20s倒计时报警系统设计 1</p><p>题目三 花式流水灯控制电路设计 2</p><p>题目四 单音节按键电子琴的设计 2</p><p>题目五 矩形波脉宽调制电路设计 3</p><p>题目六 单路交通指示灯电路设计 3</p><p>题
一种基于DAA的强匿名性门限签名方案
<p>摘 要:针对目前大多数门限签名方案不能实现签名成员匿名或匿名效果比弱的问题,该文提出了一种带有子密钥</p><p>分发中心的强匿名性(n, t)门限签名方案。方案主要基于可信计算组织在其v1.2 标准中采用的直接匿名认证(Direct</p><p>Anonymous Attestation, DAA)方案,以及零知识证明和Feldman 门限秘密共享等技术实现。相较已有方案,该方</p><p
Verilog HDL实验指导
本设计主要是研究了基于FPGA设计和开发的Verilog HDL的实验内容,包括了基础实验和综合实验。基础实验包含流水灯、数码管动态显示、表决器、四路抢答器、同步复位和异步复位、十六位键盘按键扫描、RS-232协议收发数据七个实验,综合实验包含交通灯、数字计算器、SPI总线设计、LCD显示与抢答器的综合、基于Verilog数字时钟的设计五个实验。
Verilog投票表决器11人
Verilog投票表决器11人,quartusii开发环境下实现verilog程序,比较适合初学verilog语言学习的同学
Verilog投票表决器11人
Verilog投票表决器11人,quartusii开发环境下实现verilog程序,比较适合初学verilog语言学习的同学
《HELLO FPGA》系列书籍之项目实战篇
该篇列举三人表决器、数字时钟、多功能点歌系统、数字示波器这四个实际的工程项目,手把手带领大家分析工程、分解工程、到最终实现工程。
DIY实用8人表决器原理图和PCB
DIY实用8人表决器原理图和PCB,非常经典实用!
单片机实例资料
12864显示模块 2005 CCTV ROBOT 2005 CCTV_N 2005电子设计竞赛 2006 CCTV ROBOT 4X4键盘 8253频率计 8人表决器 AD9850DDS AD9851DDS DS1820 EX-board I2C总线驱动程序 LED电子钟 PS2接口 TC1297 Test USB_IDE 串口摸拟 冲床自动进料控制 冷光源调光 基于51内核的圈圈操作系统 多功
飞行控制系统方案
<p> 飞行控制系统方案。整个系统由传感器组、飞控计算机、任务管理计算机、舵机、表决电路等主要部件和电源、外总线、通信设备、地面站等辅助设备组成。无人机、起落架、发动机、任务设备、燃油系统、环控系统等是被监控对象。其中,关键传感器采用相似或者非相似三余度;飞控计算机采用“主备备”式三余度飞控机算机;舵机采用二余度电动舵机;表决逻辑由高可靠性单余度数字逻辑电路和双路开关实现。</p>