定义锁相环的工作模式:单载波为“1”、BPSK调制为“2”、QPSK调制为“3”
上传时间: 2014-12-22
上传用户:litianchu
频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。随着大规模集成电路的发展,利用锁相环频率合成技术研制出了很多频率合成集成电路。其中,以摩托罗拉公司的MC14515x-2系列较为先进,本文将介绍一种基于MC145152-2芯片的频率合成器。这种锁相环频率合成器的稳定度和准确度与基准频率相当,不产生额外的
上传时间: 2017-04-27
上传用户:mhp0114
频率合成技术是现代通信的重要组成部分,它是将一个高稳定度和高准确度的基准频率经过四则运算,产生同样稳定度和准确度的任意频率。随着大规模集成电路的发展,利用锁相环频率合成技术研制出了很多频率合成集成电路。其中,以摩托罗拉公司的MC14515x-2系列较为先进,本文将介绍一种基于MC145152-2芯片的频率合成器。这种锁相环频率合成器的稳定度和准确度与基准频率相当,不产生额外的误差。
上传时间: 2014-01-12
上传用户:xiaoxiang
基于单片机的锁相频率合成器的设计:MC145151-2芯片
上传时间: 2017-05-03
上传用户:Zxcvbnm
锁相环路是一种能够跟踪输入信号相位的闭环自动控制系统。随着信息科学和电子技术的迅速发展,锁相环路在电子技术的各个领域得到了广泛的应用。
上传时间: 2013-12-29
上传用户:txfyddz
数字锁相环(DPLL)技术在数字通信、无线电电子学等众多领域得到了极为广泛的应用。与传统的模拟电路实现的PLL相比,DPLL具有精度高、不受温度和电压影响、环路带宽和中心频率编程可调、易于构建高阶锁相环等优点。
上传时间: 2013-12-18
上传用户:libenshu01
运用MSP430驱动锁相环MB1504的程序,IAR编译。能够实现8—60Mhz频率范围精确锁定,步进为10khz
上传时间: 2017-05-11
上传用户:亚亚娟娟123
介绍了应用VHDL技术设计嵌入式全数字锁相环路的方法,详细叙述了其工作原理和设计思想,并用可编程逻辑器件FPGA实现。
上传时间: 2017-05-11
上传用户:Divine
这样做的目的是要说明的应用提供 电子系统设计师的必要工具 设计和评估锁相环( PLL )的 配置集成电路。
上传时间: 2013-12-24
上传用户:colinal
欧几里德算法:辗转求余 原理: gcd(a,b)=gcd(b,a mod b) 当b为0时,两数的最大公约数即为a getchar()会接受前一个scanf的回车符
上传时间: 2014-01-10
上传用户:2467478207