针对石油测井仪器须将地下传感器发送的不同数量级信号进行识别并恢复原始数值,从而方便地面分析地下情况,本文介绍了一种基于FPGA和DSP的石油测井控制系统的软硬件设计与实现的新方法,采用FPGA芯片EP1C6T144C8进行主要时序控制,DSP做算法运算,不依靠GPIO而用数据总线来控制放大模式位。调试以及现场试验结果表明,该系统能够准确的实现对整支测井仪器的控制,并且恢复原始数据。
上传时间: 2015-01-01
上传用户:jasonheung
03_传统时序分析器TAN到基于SDC的Timequest时序分析器转换
上传时间: 2013-10-09
上传用户:非衣2016
01_静态时序分析基本原理和时序分析模型
上传时间: 2013-10-17
上传用户:lvchengogo
02_Quartus II时序优化策
上传时间: 2013-10-15
上传用户:wlcaption
使用Quartus II Timequest时序分析器约束分析设计
上传时间: 2013-10-12
上传用户:1417818867
3 FPGA设计流程 完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。 4 FPGA配置原理 以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下: (1)M0、M1、M2:下载配置模式选择; (2)CLK:配置时钟信号; (3)DONE:显示配置状态、控制器件启动;
上传时间: 2013-11-18
上传用户:oojj
通过对LCD1602/LCD12864显示模块控制时序和指令集的对比分析,利用Verilog HDL描述语言完成了多功能LCD显示控制模块的IP核设计.所设计的LCD显示控制器具有很好的可移植性,只需通过端口的使能参数配置便可以驱动LCD1602/LCD12864模块实现字符或图形的实时显示,并且该多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的验证.
上传时间: 2015-01-01
上传用户:wwwwwen5
时序分析的好资料
标签: 时序分析
上传时间: 2013-12-21
上传用户:yuhaihua_tony
FPGA-CPLD芯片设置方法
上传时间: 2015-01-01
上传用户:luopoguixiong
各种集成芯片的封装尺寸,学习PCB的必备材料
上传时间: 2013-11-18
上传用户:kristycreasy