虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

芯片时序

  • 基于蓝牙单芯片的嵌入式蓝牙系统实现

    文章介绍了一种嵌入式蓝牙系统开发方法,具体给出了基于CSR蓝牙单芯片的嵌入式蓝牙系统硬件结构和软件结构,除给出协议栈外.还具体介绍了用户程序中通用功能的程序编制,在此框架下,可快速方便开发嵌入式蓝牙产品。

    标签: 蓝牙 单芯片 嵌入式 蓝牙系统

    上传时间: 2013-11-12

    上传用户:ZOULIN58

  • NRF905无线收发芯片原理及设计实现

    介绍了无线收发芯片nRF905 的功能, 及其与51 单片机的接口设计。单片机可以很容易地通过SPI 接口访问nRF905, 功耗低。多频道多频段, 可以很方便地实现点对点及点对多点无线通信。

    标签: NRF 905 无线收发芯片 设计实现

    上传时间: 2013-10-31

    上传用户:dddddd55

  • 基于ARM处理器S3C2440A的便携式视频展示台的设计

    文中基于对微处理器S3C2440A的显示控制模块和高性能视频D/A芯片ADV7120的研究,提出了一种便携式视频展示台的设计方案。本方案采用130万像素的OV9650摄像头采集实物、文档、图片或者过程的图像数据,利用S3C2440自带的LCD控制器来产生符合VGA显示要求的时序逻辑, ADV7120将数字RGB信号转换成VGA显示需要的模拟彩色信号。通过TFT-LCD扫描显示的时序与VGA扫描显示时序的匹配来驱动VGA显示。测试结果表明,方案切实可行,达到正常显示色彩信息的要求。

    标签: S3C2440A ARM 处理器 便携式

    上传时间: 2013-10-24

    上传用户:123454

  • 射频电路与芯片设计要点_李缉熙

    重点讨论芯片级和PCB级射频电路设计和测试中经常遇到的阻抗匹配、接地、单端到差分转换、容差分析、噪声与增益和灵敏度、非线性和杂散波等关键问题。

    标签: 射频电路 芯片设计

    上传时间: 2013-10-30

    上传用户:924484786

  • 基于机器视觉的芯片成型分离视觉检测系统的研究

    摘要:芯片引脚是否合格,是成型分离制程检测的关键.针对这一问题,应用机器视觉和机器自动化技术,研制出实现成型分离制程芯片检测自动化的检测系统.实验测试表明,该设备具有较高的检测精度和检测速度,能够满足生产需要.关键词:成型分离'机器视觉'自动化检测

    标签: 机器视觉 分离 芯片

    上传时间: 2013-10-09

    上传用户:完玛才让

  • 74HC595串入并出芯片应用

    单片机C语言程序设计实训-基于8051+Proteus仿真:74HC595串入并出芯片应用。代码齐全,可以举一反三!

    标签: Proteus 8051 595 74

    上传时间: 2014-03-23

    上传用户:ukuk

  • ModelSimSE进行功能和时序仿真的学习笔记

        ALTERA公司:用ModelSimSE进行功能仿真和时序仿真的方法(ALTERA篇)之学习笔记

    标签: ModelSimSE 时序仿真

    上传时间: 2013-11-08

    上传用户:qingdou

  • 6.2.3 ALTERA芯片配置电路设计

    6.2.3 ALTERA芯片配置电路设计。

    标签: ALTERA 芯片 配置电路

    上传时间: 2013-10-31

    上传用户:cainaifa

  • Xilinx UltraScale:为您未来架构而打造的新一代架构

      Xilinx UltraScale™ 架构针对要求最严苛的应用,提供了前所未有的ASIC级的系统级集成和容量。    UltraScale架构是业界首次在All Programmable架构中应用最先进的ASIC架构优化。该架构能从20nm平面FET结构扩展至16nm鳍式FET晶体管技术甚至更高的技术,同 时还能从单芯片扩展到3D IC。借助Xilinx Vivado®设计套件的分析型协同优化,UltraScale架构可以提供海量数据的路由功能,同时还能智能地解决先进工艺节点上的头号系统性能瓶颈。 这种协同设计可以在不降低性能的前提下达到实现超过90%的利用率。   UltraScale架构的突破包括:   • 几乎可以在晶片的任何位置战略性地布置类似于ASIC的系统时钟,从而将时钟歪斜降低达50%   • 系统架构中有大量并行总线,无需再使用会造成时延的流水线,从而可提高系统速度和容量   • 甚至在要求资源利用率达到90%及以上的系统中,也能消除潜在的时序收敛问题和互连瓶颈   • 可凭借3D IC集成能力构建更大型器件,并在工艺技术方面领先当前行业标准整整一代   • 能在更低的系统功耗预算范围内显著提高系统性能,包括多Gb串行收发器、I/O以及存储器带宽   • 显著增强DSP与包处理性能   赛灵思UltraScale架构为超大容量解决方案设计人员开启了一个全新的领域。

    标签: UltraScale Xilinx 架构

    上传时间: 2013-12-23

    上传用户:小儒尼尼奥

  • 用ModelSimSE进行功能仿真和时序仿真的方法(ALTERA篇)

    用ModelSimSE进行功能仿真和时序仿真的方法(ALTERA篇)

    标签: ModelSimSE ALTERA 功能仿真 时序仿真

    上传时间: 2013-11-01

    上传用户:pwcsoft